频谱感知链路干扰与抗干扰研究
摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-16页 |
1.1 背景与意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-14页 |
1.2.1 感知链路干扰 | 第10-11页 |
1.2.2 感知链路抗干扰 | 第11-14页 |
1.3 本文的主要贡献 | 第14-15页 |
1.4 论文的结构 | 第15-16页 |
第二章 感知链路干扰与抗干扰 | 第16-24页 |
2.1 频谱感知与干扰 | 第16-22页 |
2.1.1 本地频谱感知 | 第17-20页 |
2.1.2 协作频谱感知 | 第20-21页 |
2.1.3 频谱感知中的干扰 | 第21-22页 |
2.2 频谱感知链路干扰 | 第22-23页 |
2.3 频谱感知链路抗干扰 | 第23页 |
2.4 本章小结 | 第23-24页 |
第三章 感知链路的最优干扰位置研究 | 第24-60页 |
3.1 引言 | 第24-25页 |
3.2 系统模型 | 第25-29页 |
3.2.1 系统评价指标 | 第28-29页 |
3.3 干扰机的最优模型 | 第29-33页 |
3.3.1 本地频谱感知阶段 | 第30-31页 |
3.3.2 协作频谱感知阶段 | 第31-33页 |
3.4 理论分析与探讨 | 第33-44页 |
3.4.1 干扰机水平位置固定 | 第37-42页 |
3.4.2 干扰机水平位置不固定 | 第42-44页 |
3.5 仿真结果与性能分析 | 第44-59页 |
3.5.1 参数设置 | 第44-46页 |
3.5.2 干扰机水平位置固定 | 第46-54页 |
3.5.2.1 平均误检概率随干扰高度的变化 | 第46-48页 |
3.5.2.2 平均误检概率随干扰功率的变化 | 第48-51页 |
3.5.2.3 平均误检概率随SU个数的变化 | 第51-54页 |
3.5.3 干扰机水平位置不固定 | 第54-59页 |
3.6 本章小结 | 第59-60页 |
第四章 基于HMAC的感知链路抗干扰策略与性能 | 第60-89页 |
4.1 引言 | 第60页 |
4.2 重放攻击对系统的影响 | 第60-61页 |
4.3 基于HMAC的感知链路抗干扰策略 | 第61-67页 |
4.3.1 系统模型 | 第61-62页 |
4.3.2 基于HMAC的抗干扰策略 | 第62-65页 |
4.3.3 评价指标 | 第65-66页 |
4.3.4 抗干扰策略的安全性与可行性 | 第66-67页 |
4.4 基于HMAC的感知链路抗干扰理论分析 | 第67-81页 |
4.4.1. 单种干扰的检测性能分析 | 第68-76页 |
4.4.1.1 基于HMAC的抗干扰性能分析 | 第68-73页 |
4.4.1.2 与其它抗干扰方法的比较 | 第73-76页 |
4.4.2 多种干扰的检测性能分析 | 第76-81页 |
4.4.2.1 基于HMAC的抗干扰性能分析 | 第76-79页 |
4.4.2.2 与其它抗干扰方法的比较 | 第79-81页 |
4.5 仿真与分析 | 第81-88页 |
4.5.1 参数设置 | 第81页 |
4.5.2 单种干扰的检测性能仿真 | 第81-87页 |
4.5.3 多种干扰的检测性能仿真 | 第87-88页 |
4.6 本章小结 | 第88-89页 |
第五章 总结与展望 | 第89-91页 |
5.1 本文总结 | 第89页 |
5.2 研究展望 | 第89-91页 |
致谢 | 第91-92页 |
参考文献 | 第92-98页 |
攻读硕士学位期间取得的成果 | 第98-99页 |