| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-10页 |
| ·课题背景 | 第7页 |
| ·国外研究现状 | 第7-8页 |
| ·国内研究现状 | 第8页 |
| ·论文内容安排 | 第8-10页 |
| 第二章 理论基础 | 第10-17页 |
| ·地闪的物理过程 | 第10-11页 |
| ·雷电电磁场效应 | 第11-13页 |
| ·地闪定位方法简介 | 第13-16页 |
| ·雷电磁定向(MDF)定位技术 | 第13-14页 |
| ·雷电(TOA)定位技术 | 第14-16页 |
| ·雷电MDF和TOA综合定位技术(IMPACT) | 第16页 |
| ·本章小结 | 第16-17页 |
| 第三章 地闪信号采集系统硬件设计 | 第17-33页 |
| ·方案总体概述 | 第17-18页 |
| ·FPGA及外围配置电路 | 第18-22页 |
| ·FPGA硬件逻辑资源 | 第18-19页 |
| ·FPGA配置方式 | 第19-21页 |
| ·FPGA电源去耦 | 第21-22页 |
| ·信号调理电路 | 第22-25页 |
| ·信号放大 | 第22-23页 |
| ·抗混叠滤波器 | 第23-24页 |
| ·数控衰减器 | 第24-25页 |
| ·采集电路 | 第25-27页 |
| ·时钟管理电路 | 第27-28页 |
| ·GPS电路 | 第28-30页 |
| ·电源电路 | 第30-32页 |
| ·原理图与PCB | 第32页 |
| ·本章小结 | 第32-33页 |
| 第四章 FPGA逻辑设计 | 第33-53页 |
| ·Quartus Ⅱ平台介绍及VERILOG HDL语言 | 第33-34页 |
| ·Quartus Ⅱ平台介绍 | 第33-34页 |
| ·VERILOG HDL语言 | 第34页 |
| ·AD采样控制 | 第34-37页 |
| ·GPS时标设计 | 第37-42页 |
| ·UART串并转换模块 | 第38-39页 |
| ·GPS数据解析模块 | 第39-42页 |
| ·微秒时标计数器模块 | 第42页 |
| ·数字自动增益控制AGC设计 | 第42-46页 |
| ·自动增益控制AGC方案 | 第43-44页 |
| ·数字AGC实现 | 第44-46页 |
| ·时钟管理与控制 | 第46-51页 |
| ·本章小结 | 第51-53页 |
| 第五章 调试与测试 | 第53-59页 |
| ·调试 | 第53-54页 |
| ·测试 | 第54-58页 |
| ·本章小节 | 第58-59页 |
| 第六章 结论与展望 | 第59-61页 |
| ·总结 | 第59页 |
| ·展望 | 第59-61页 |
| 参考文献 | 第61-63页 |
| 致谢 | 第63页 |