| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·芯片验证的背景以及意义 | 第8-9页 |
| ·国内外现状以及发展 | 第9-10页 |
| ·课题来源 | 第10-11页 |
| ·论文安排 | 第11-12页 |
| 第二章 虚拟验证技术以及平台解决方案 | 第12-24页 |
| ·虚拟验证技术的定义 | 第12页 |
| ·虚拟验证技术的分类 | 第12-19页 |
| ·虚拟验证手段的分类 | 第12-14页 |
| ·虚拟验证技术的分类 | 第14-17页 |
| ·虚拟验证方法学的分类 | 第17-19页 |
| ·虚拟验证技术的流程 | 第19-21页 |
| ·本项目验证平台的解决方案 | 第21-22页 |
| ·本章小节 | 第22-24页 |
| 第三章 AFDX 交换机芯片的系统架构以及验证需求 | 第24-38页 |
| ·AFDX 交换机概述 | 第24-26页 |
| ·概述 | 第24-25页 |
| ·功能框图 | 第25页 |
| ·主要特性 | 第25-26页 |
| ·芯片的系统架构以及工作原理 | 第26-31页 |
| ·系统架构 | 第26-29页 |
| ·工作原理 | 第29-31页 |
| ·主要模块功能以及验证需求 | 第31-37页 |
| ·主机接口模块 | 第31-32页 |
| ·交换端口模块 | 第32-33页 |
| ·RTC模块 | 第33页 |
| ·捕获端口模块 | 第33-34页 |
| ·SSRAM 模块 | 第34-35页 |
| ·MAC 模块 | 第35-36页 |
| ·路由警管模块 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 虚拟验证平台搭建 | 第38-66页 |
| ·平台设计 | 第38-54页 |
| ·平台概述 | 第38-39页 |
| ·组件设计 | 第39-54页 |
| ·验证环境的文件结构 | 第54-55页 |
| ·应用实例 | 第55-58页 |
| ·交换端口与 ES端口同时收发数据 | 第56页 |
| ·ES端口线速收发 ES 配置帧 | 第56-57页 |
| ·捕获配置帧优先于捕获信息帧的发送 | 第57-58页 |
| ·端口 Maxdelay不影响 ES配置帧的发送 | 第58页 |
| ·性能测试 | 第58-65页 |
| ·技术延迟测评(一) | 第60-61页 |
| ·技术延迟测评(二) | 第61页 |
| ·并发性能测评(一) | 第61页 |
| ·并发性能测评(二) | 第61-64页 |
| ·线速收发测评 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第五章 总结与展望 | 第66-70页 |
| ·总结 | 第66-67页 |
| ·展望 | 第67-70页 |
| 致谢 | 第70-72页 |
| 参考文献 | 第72-74页 |