LTE系统中Turbo译码器并行实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-15页 |
·论文背景 | 第7-8页 |
·信道编码技术的发展 | 第8-9页 |
·Turbo 码的研究现状 | 第9-12页 |
·LTE 通信系统简介 | 第12-13页 |
·论文内容安排 | 第13-15页 |
第二章 Turbo 编译码基本原理 | 第15-25页 |
·Turbo 码编码器结构 | 第15-20页 |
·分量编码器 | 第15-17页 |
·交织器 | 第17-19页 |
·删余器 | 第19页 |
·LTE 系统中 Turbo 码编码器结构 | 第19-20页 |
·Turbo 迭代译码原理 | 第20-23页 |
·Turbo 码译码器结构 | 第20-21页 |
·SISO 译码器 | 第21-23页 |
·本章小结 | 第23-25页 |
第三章 Turbo 码译码算法和译码结构 | 第25-47页 |
·分量码译码算法 | 第25-35页 |
·MAP 算法 | 第25-29页 |
·LOG-MAP 算法 | 第29-30页 |
·MAX-LOG-MAP 算法 | 第30页 |
·SOVA 算法 | 第30-34页 |
·不同译码算法性能比较 | 第34-35页 |
·影响 Turbo 码性能因素的分析 | 第35-39页 |
·编码约束度 | 第35-36页 |
·帧长 | 第36-37页 |
·迭代次数 | 第37-38页 |
·码率 | 第38-39页 |
·Turbo 高速译码结构 | 第39-45页 |
·并行分块译码方法 | 第39-41页 |
·子块译码方法 | 第41-45页 |
·Radix-4 算法 | 第45页 |
·本章小结 | 第45-47页 |
第四章 Turbo 译码器的设计与实现 | 第47-59页 |
·LTE 系统 Turbo 高速译码结构图 | 第47-48页 |
·输入分块缓存模块设计 | 第48页 |
·SISO 译码模块 | 第48-53页 |
·Gamma 计算模 | 第50-51页 |
·Alpha/Beta 计算模块 | 第51-52页 |
·对数似然比和外信息计算模块 | 第52-53页 |
·交织地址发生器设计 | 第53-54页 |
·定点量化 | 第54-57页 |
·本章小结 | 第57-59页 |
第五章 总结与展望 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-66页 |