阵列混合频率合成方法的关键技术研究
摘要 | 第1-6页 |
ABSTRACT | 第6-13页 |
第一章 绪论 | 第13-18页 |
·频率合成技术 | 第13-15页 |
·频率合成技术的发展概况 | 第15-16页 |
·本文主要工作 | 第16-18页 |
第二章 频率合成器的性能分析 | 第18-27页 |
·频率合成器的指标 | 第18-21页 |
·频率合成器的主要性能指标 | 第18-19页 |
·相位噪声和杂散的定义和表示 | 第19-21页 |
·锁相环频率合成 | 第21-24页 |
·直接数字频率合成 | 第24-27页 |
·DDS 的工作过程 | 第24-26页 |
·DDS 的性能 | 第26-27页 |
第三章 频率合成器的杂散分析与抑制 | 第27-41页 |
·PLL 的杂散分析 | 第27-31页 |
·DDS 的杂散分析 | 第31-36页 |
·相位截断 | 第31-35页 |
·幅度量化误差和 DAC 转换误差 | 第35-36页 |
·抑制 DDS 杂散的方法 | 第36-41页 |
·抖动注入法 | 第36-38页 |
·优化 ROM 表结构 | 第38-39页 |
·DDS+PLL 混合频率合成法 | 第39-41页 |
第四章 相位抖动注入法 | 第41-57页 |
·伪随机序列 | 第41-45页 |
·伪随机序列 | 第41-43页 |
·Matlab 环境下伪随机序列的仿真及性能分析 | 第43-45页 |
·相位抖动注入法的仿真分析 | 第45-53页 |
·DDS 的 simulink 模型与仿真 | 第45-49页 |
·相位抖动注入法的仿真 | 第49-53页 |
·相位抖动注入法的 FPGA 实现 | 第53-57页 |
第五章 无相位截断 DDS 设计与实现 | 第57-75页 |
·新型 ROM 结构的无截断杂散 DDS | 第57-63页 |
·无相位截断杂散 DDS 理论分析 | 第57-59页 |
·ROM 设计原理 | 第59-63页 |
·无相位截断 DDS 的功能仿真 | 第63-71页 |
·整体设计方案 | 第63-64页 |
·相位累加器 | 第64-66页 |
·地址适配器 | 第66-67页 |
·ROM 查找表 | 第67-69页 |
·比较器与幅度适配器 | 第69-71页 |
·硬件实现与测试结果分析 | 第71-75页 |
第六章 阵列频率合成平台的建立 | 第75-84页 |
·级联 DDS | 第75-77页 |
·并联 DDS | 第77-84页 |
·并联 DDS 对相噪的抑制 | 第77-78页 |
·并联 DDS+抖动 | 第78-80页 |
·并联 DDS 仿真结果 | 第80-84页 |
第七章 总结和展望 | 第84-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-89页 |