基于FPGA的单相数字移相器的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-20页 |
| ·论文的研究背景 | 第9-10页 |
| ·国内外研究现状 | 第10-12页 |
| ·单相数字移相器概述 | 第12-19页 |
| ·整体概述 | 第12-14页 |
| ·设计理论概述 | 第14-19页 |
| ·抽样定理 | 第14-16页 |
| ·频率合成原理 | 第16-19页 |
| ·论文的组织结构 | 第19-20页 |
| 第2章 系统整体设计方案 | 第20-27页 |
| ·系统的设计指标 | 第20-24页 |
| ·功能指标分析 | 第20-22页 |
| ·性能指标分析 | 第22-24页 |
| ·系统整体结构 | 第24-27页 |
| 第3章 基于FPGA的移相器信号源的设计 | 第27-41页 |
| ·DDS的基本原理 | 第27-31页 |
| ·DDS的设计分析 | 第31-33页 |
| ·DDS的具体实现 | 第33-41页 |
| ·FPGA与MCU通信的实现 | 第34-35页 |
| ·DDS相位累加器的实现 | 第35-37页 |
| ·波形查找表的实现 | 第37-39页 |
| ·DDS顶层模块的实现 | 第39-41页 |
| 第4章 单相数字移相器的功能模块设计 | 第41-53页 |
| ·MCU控制器模块的设计 | 第41-43页 |
| ·信号的输出通道设计 | 第43-46页 |
| ·D/A转换电路的设计 | 第43-44页 |
| ·幅值控制电路的设计 | 第44-46页 |
| ·相位反馈模块设计 | 第46-50页 |
| ·相位反馈整形电路设计 | 第47-49页 |
| ·相位反馈控制的实现 | 第49-50页 |
| ·幅值反馈模块设计 | 第50-51页 |
| ·移相器的实现 | 第51-53页 |
| 第5章 系统的性能测试与分析 | 第53-56页 |
| ·移相器主控板性能测试与分析 | 第53-54页 |
| ·移相器整机性能测试与分析 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第6章 总结与展望 | 第56-58页 |
| ·论文工作总结 | 第56页 |
| ·未来工作展望 | 第56-58页 |
| 致谢 | 第58-59页 |
| 参考文献 | 第59-61页 |