软件无线电接收机数字中频的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-10页 |
第一章 绪论 | 第10-17页 |
·研究背景及意义 | 第10-11页 |
·国内外研究动态 | 第11-12页 |
·数字中频模块设计的基本理论 | 第12-14页 |
·带通采样 | 第12页 |
·多速率数字信号抽取原理 | 第12-13页 |
·数控振荡器工作原理 | 第13-14页 |
·半带滤波器工作原理及其特性 | 第14页 |
·无线通信主要技术标准的特点及技术比较 | 第14-16页 |
·主要研究内容及章节安排 | 第16-17页 |
第二章 设计目标及方案 | 第17-20页 |
·设计目标 | 第17-18页 |
·设计方案 | 第18-19页 |
·模数转换电路设计方案 | 第18-19页 |
·数字下变频电路设计方案 | 第19页 |
·本章小结 | 第19-20页 |
第三章 硬件设计 | 第20-32页 |
·硬件组成及相互关系 | 第20-21页 |
·主控芯片的选型与设置 | 第21-23页 |
·FPGA的选型分析 | 第21-22页 |
·FPGA芯片管脚分配 | 第22-23页 |
·FPGA芯片的使用模式配置 | 第23页 |
·数字下变频芯片的选型与设置 | 第23-25页 |
·AD6654的选型分析 | 第23-25页 |
·AD6654芯片硬件配置 | 第25页 |
·时钟芯片的选型与设置 | 第25-27页 |
·CDCE62005的选型分析 | 第25-27页 |
·CDCE62005芯片硬件配置 | 第27页 |
·电源模块设计 | 第27-28页 |
·中频与信号处理单元接口定义 | 第28-29页 |
·其他相关硬件设计 | 第29-30页 |
·复位 | 第29页 |
·调试硬件的设计 | 第29-30页 |
·原理图及PCB板的设计 | 第30-31页 |
·原理图 | 第30页 |
·PCB布局与布线 | 第30-31页 |
·本章小结 | 第31-32页 |
第四章 软件设计 | 第32-44页 |
·软件开发环境及软件组成 | 第32-33页 |
·芯片配置及SPI总线 | 第33-39页 |
·对AD6654的配置 | 第33-37页 |
·对CDCE62005的配置 | 第37-38页 |
·SPI总线控制 | 第38-39页 |
·锁相环 | 第39-40页 |
·锁相环外部接口 | 第39-40页 |
·锁相环内部实现 | 第40页 |
·半带滤波器MATLAB仿真及功能实现 | 第40-42页 |
·半带滤波器的MATLAB仿真 | 第41页 |
·半带滤波器的verilog实现 | 第41-42页 |
·其他相关软件设计 | 第42页 |
·本章小结 | 第42-44页 |
第五章 调试及结果分析 | 第44-51页 |
·硬件调试及结果分析 | 第44-46页 |
·电源模块的调试及结果分析 | 第45页 |
·主控模块的调试及结果分析 | 第45-46页 |
·其他模块的调试及结果分析 | 第46页 |
·软件调试及结果分析 | 第46-49页 |
·软件设计仿真流程 | 第46-47页 |
·芯片配置及SPI总线调试及结果分析 | 第47-48页 |
·锁相环的调试及结果分析 | 第48页 |
·半带滤波器调试及结果分析 | 第48-49页 |
·整体调试及结果分析 | 第49-50页 |
·本章小结 | 第50-51页 |
第六章 结论与展望 | 第51-53页 |
·结论 | 第51页 |
·后续研究工作的展望 | 第51-53页 |
参考文献 | 第53-57页 |
在学期间发表的学术论文和参加科研情况 | 第57-58页 |
致谢 | 第58页 |