摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-16页 |
·课题的来源 | 第9页 |
·AES 加密算法的产生 | 第9-11页 |
·AES 算法的国内外研究现状与发展趋势 | 第11-15页 |
·AES 算法的研究现状 | 第12-13页 |
·AES 算法的应用现状 | 第13-15页 |
·本文的主要内容和结构安排 | 第15-16页 |
2 加密电子系统应用方案 | 第16-18页 |
3 AES 加密算法介绍 | 第18-34页 |
·算法基于的数学理论 | 第18-21页 |
·加法 | 第18页 |
·乘法 | 第18-19页 |
·GF(28)中带系数多项式 | 第19-21页 |
·AES 加密算法 | 第21-31页 |
·状态矩阵 | 第21-22页 |
·算法整体结构 | 第22-25页 |
·SubBytes(S 盒字节替换)变换 | 第25-26页 |
·ShiftRows(行移位)变换 | 第26-27页 |
·MixColumn(列混合)变换 | 第27-28页 |
·AddRoundKey(密钥注入)变换 | 第28-29页 |
·Key Expansion(密钥扩展)变换 | 第29-31页 |
·S 替换盒 | 第31-34页 |
4 嵌入式AES加密算法的实现 | 第34-41页 |
·AES 核心算法的接口时序 | 第34-35页 |
·主要子模块设计 | 第35-38页 |
·S 替换盒模块 | 第35-36页 |
·密钥扩展模块 | 第36-37页 |
·AES 加密算法主控制模块 | 第37-38页 |
·多接口设计 | 第38页 |
·基于 AES 算法的加密存储器硬件结构 | 第38-41页 |
5 嵌入式AES的上位机软件设计及算法的优化 | 第41-50页 |
·基于 AES 加密算法的上位机的优化 | 第41-48页 |
·基于 AES 解密算法的上位机的优化 | 第48页 |
·基于优化后的 AES 算法的上位机软件 | 第48-50页 |
6 应用于存储器的 AES 算法验证 | 第50-60页 |
·官方 S 替换盒下程序的验证 | 第50-55页 |
·本设计 S 替换盒下程序验证 | 第55-57页 |
·密钥扩展模块的验证 | 第57-59页 |
·小结 | 第59-60页 |
7 算法安全性分析 | 第60-62页 |
8 总结 | 第62-64页 |
附录一 FPGA 中控制模块硬件描述语言代码 | 第64-68页 |
附录二 基于 AES 加密算法的数据加密记录器 | 第68-69页 |
附录三 基于 AES 加密算法的数据加密记录器的硬件原理图 | 第69-70页 |
附录四 基于 AES 加密算法的数据加密记录器的硬件 PCB 图 | 第70-71页 |
参考文献 | 第71-74页 |
攻读硕士学位期间发表的论文和科研工作 | 第74-75页 |
致谢 | 第75页 |