基于FPGA的雷达激励器信号发生器的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-16页 |
| ·引言 | 第9页 |
| ·课题背景 | 第9-10页 |
| ·信号发生器的技术要求 | 第10-11页 |
| ·频率合成技术概述 | 第11-13页 |
| ·频率合成技术的发展 | 第11-12页 |
| ·DDS技术与其它频率合成技术的比较 | 第12-13页 |
| ·FPGA技术发展 | 第13-14页 |
| ·本论文研究的目的意义及其内容安排 | 第14-16页 |
| 第2章 DDS技术与FPGA技术概述 | 第16-34页 |
| ·引言 | 第16页 |
| ·DDS技术原理和主要特点 | 第16-18页 |
| ·DDS技术的原理 | 第16-17页 |
| ·DDS技术的主要特点 | 第17-18页 |
| ·理想DDS的频谱 | 第18-21页 |
| ·非理想情况下DDS频谱特性 | 第21-24页 |
| ·ROM幅度量化误差分析 | 第21-22页 |
| ·相位截断对频谱影响 | 第22-24页 |
| ·DAC非理想特性对频谱影响 | 第24页 |
| ·抑制DDS杂散的方法 | 第24-28页 |
| ·正弦查询表ROM | 第24-26页 |
| ·抖动注入技术对杂散的抑制 | 第26-27页 |
| ·选择频率控制字K使之与2~B互质 | 第27页 |
| ·相位累加器 | 第27-28页 |
| ·FPGA技术 | 第28-30页 |
| ·FPGA的原理与内部结构 | 第28-29页 |
| ·FPGA的优点 | 第29-30页 |
| ·VHDL硬件描述语言 | 第30-32页 |
| ·基于Quartus II的FPGA设计流程 | 第32-34页 |
| 第3章 基于FPGA的DDS系统设计 | 第34-46页 |
| ·引言 | 第34页 |
| ·DDS的FPGA实现 | 第34-44页 |
| ·流水线相位累加器设计 | 第35-36页 |
| ·相位抖动原理介绍 | 第36-37页 |
| ·地址转换器和数据转换器的设计 | 第37-40页 |
| ·ROM压缩数据设计 | 第40-42页 |
| ·加法器超前进位算法研究 | 第42-44页 |
| ·DDS系统设计 | 第44-46页 |
| ·系统的频率分辨率 | 第44页 |
| ·频率变化范围 | 第44-45页 |
| ·杂散抑制效果 | 第45-46页 |
| 第4章 DDS系统的应用 | 第46-55页 |
| ·引言 | 第46页 |
| ·线性调频信号的FPGA设计 | 第46-49页 |
| ·线性调频信号 | 第46页 |
| ·线性调频信号的FPGA实现 | 第46-49页 |
| ·数字通信系统信号源 | 第49-55页 |
| ·幅移键控的FPGA设计 | 第49-50页 |
| ·频移键控的FPGA设计 | 第50-52页 |
| ·相移键控的FPGA设计 | 第52-55页 |
| 第5章 54x系列DSP软件开发 | 第55-63页 |
| ·引言 | 第55页 |
| ·开发平台介绍 | 第55-56页 |
| ·软件开发 | 第56-63页 |
| ·信号采集 | 第57-58页 |
| ·信号发生 | 第58-60页 |
| ·FIR滤波器和IIR滤波器 | 第60-61页 |
| ·FFT | 第61-63页 |
| 结论 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 致谢 | 第69页 |