摘要 | 第1页 |
ABSTRACT | 第3-6页 |
第一章 绪论 | 第6-9页 |
·处理器发展现状 | 第6页 |
·选题背景 | 第6-7页 |
·课题研究的主要内容 | 第7-8页 |
·课题研究的意义 | 第8-9页 |
第二章存储控制单元 MMU 的设计与实现 | 第9-30页 |
·MMU 的设计原理 | 第9-11页 |
·MMU 的主要功能 | 第9页 |
·VA 到 PA 的映射 | 第9-10页 |
·存储访问保护 | 第10-11页 |
·MMU 的设计要素 | 第11-14页 |
·虚实地址映射的设计要素 | 第11-14页 |
·存储保护设计要素 | 第14页 |
·LX-1164 处理器中 MMU 的基本结构 | 第14-15页 |
·LX-1164 处理器中 MMU 的具体设计与实现 | 第15-27页 |
·LX-1164MMU 地址映射过程 | 第15-17页 |
·主存储器中页表格式的设计 | 第17-20页 |
·ITLB 和 DTLB 模块设计 | 第20-22页 |
·替换算法 LFU 模块设计 | 第22-24页 |
·慢表转换算法 Mometabltran 模块逻辑功能实现原理描述 | 第24-25页 |
·存储保护单元(MPU)的设计 | 第25-27页 |
·安全策略的选择与实现 | 第27-30页 |
·保护矩阵 | 第27-28页 |
·环保护 | 第28页 |
·设计实现 | 第28-30页 |
第三章 高速缓冲存储器的设计与实现 | 第30-58页 |
·Cache 的设计要素 | 第30-38页 |
·Cache 的数目 | 第30-31页 |
·Cache 的容量 | 第31页 |
·映射功能 | 第31-34页 |
·替换算法 | 第34-35页 |
·写策略 | 第35-36页 |
·保持 Cache 数据一致性所采用的协议 | 第36-38页 |
·LX-1164 Cache 的基本结构 | 第38页 |
·LX-1164 内部数据 Cache 和指令 Cache | 第38-41页 |
·数据 Cache | 第39-40页 |
·指令 Cache | 第40-41页 |
·LX-1164 内部 Cache 具体设计 | 第41-51页 |
·CTDS 的设计 | 第41-42页 |
·CTFS 的设计 | 第42-43页 |
·CCMI 的设计 | 第43-44页 |
·CACR 的设计 | 第44-45页 |
·CLRU 的设计 | 第45-49页 |
·CRAM 的设计 | 第49-51页 |
·Cache Controller 低功耗设计技术 | 第51-58页 |
·Cache 功耗来源 | 第52-53页 |
·Cache 重构技术 | 第53-54页 |
·动态调整 Cache 结构 | 第54-56页 |
·改变Cache 行的存储方式 | 第56-58页 |
第四章 仿真测试 | 第58-64页 |
·仿真环境、工具以及流程在设计中的应用 | 第58-63页 |
·仿真的软硬件环境 | 第58-59页 |
·仿真工具——ASIC 以及全定制的简介 | 第59-61页 |
·仿真流程 | 第61-63页 |
·存储控制单元和高速缓存控制器的仿真和优化 | 第63-64页 |
第五章总结 | 第64-66页 |
·工作总结 | 第64-65页 |
·工作展望 | 第65-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
在学期间发表的学术论文和参加科研情况 | 第70页 |