首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

安全微处理器存储控制单元的研究与设计

摘要第1页
ABSTRACT第3-6页
第一章 绪论第6-9页
   ·处理器发展现状第6页
   ·选题背景第6-7页
   ·课题研究的主要内容第7-8页
   ·课题研究的意义第8-9页
第二章存储控制单元 MMU 的设计与实现第9-30页
   ·MMU 的设计原理第9-11页
     ·MMU 的主要功能第9页
     ·VA 到 PA 的映射第9-10页
     ·存储访问保护第10-11页
   ·MMU 的设计要素第11-14页
     ·虚实地址映射的设计要素第11-14页
     ·存储保护设计要素第14页
   ·LX-1164 处理器中 MMU 的基本结构第14-15页
   ·LX-1164 处理器中 MMU 的具体设计与实现第15-27页
     ·LX-1164MMU 地址映射过程第15-17页
     ·主存储器中页表格式的设计第17-20页
     ·ITLB 和 DTLB 模块设计第20-22页
     ·替换算法 LFU 模块设计第22-24页
     ·慢表转换算法 Mometabltran 模块逻辑功能实现原理描述第24-25页
     ·存储保护单元(MPU)的设计第25-27页
   ·安全策略的选择与实现第27-30页
     ·保护矩阵第27-28页
     ·环保护第28页
     ·设计实现第28-30页
第三章 高速缓冲存储器的设计与实现第30-58页
   ·Cache 的设计要素第30-38页
     ·Cache 的数目第30-31页
     ·Cache 的容量第31页
     ·映射功能第31-34页
     ·替换算法第34-35页
     ·写策略第35-36页
     ·保持 Cache 数据一致性所采用的协议第36-38页
   ·LX-1164 Cache 的基本结构第38页
   ·LX-1164 内部数据 Cache 和指令 Cache第38-41页
     ·数据 Cache第39-40页
     ·指令 Cache第40-41页
   ·LX-1164 内部 Cache 具体设计第41-51页
     ·CTDS 的设计第41-42页
     ·CTFS 的设计第42-43页
     ·CCMI 的设计第43-44页
     ·CACR 的设计第44-45页
     ·CLRU 的设计第45-49页
     ·CRAM 的设计第49-51页
   ·Cache Controller 低功耗设计技术第51-58页
     ·Cache 功耗来源第52-53页
     ·Cache 重构技术第53-54页
     ·动态调整 Cache 结构第54-56页
     ·改变Cache 行的存储方式第56-58页
第四章 仿真测试第58-64页
   ·仿真环境、工具以及流程在设计中的应用第58-63页
     ·仿真的软硬件环境第58-59页
     ·仿真工具——ASIC 以及全定制的简介第59-61页
     ·仿真流程第61-63页
   ·存储控制单元和高速缓存控制器的仿真和优化第63-64页
第五章总结第64-66页
   ·工作总结第64-65页
   ·工作展望第65-66页
参考文献第66-69页
致谢第69-70页
在学期间发表的学术论文和参加科研情况第70页

论文共70页,点击 下载论文
上一篇:串行物理设备与功能模型互操作方法的研究
下一篇:基于GNU Binutils的汇编器与连接器的研究与开发