雷达系统的通用信号处理硬件平台设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文产生的背景及其意义 | 第7-8页 |
·国内外研究现状 | 第8-10页 |
·论文的内容安排 | 第10-11页 |
第二章 通用信号处理平台硬件设计 | 第11-21页 |
·核心处理芯片的选型 | 第11-15页 |
·DSP芯片的选择 | 第11-13页 |
·FPGA芯片的选择 | 第13-15页 |
·多DSP并行结构的实现 | 第15-17页 |
·共享总线结构 | 第15-16页 |
·分布式并行结构 | 第16-17页 |
·通用信号处理平台的设计 | 第17-20页 |
·本章小结 | 第20-21页 |
第三章 通用信号处理平台的数据传输处理 | 第21-33页 |
·基于FPGA的高速通信设计 | 第21-26页 |
·FPGA的板间高速通信设计 | 第21-23页 |
·FPGA的高速链路口设计 | 第23-26页 |
·基于FPGA的CPCI总线接口设计 | 第26-31页 |
·PCI接口设计方案设计及可行性分析 | 第26-28页 |
·PCI接口设计 | 第28-31页 |
·本章小结 | 第31-33页 |
第四章 RocketIO串行传输通路设计 | 第33-45页 |
·RocketIO收发器设计 | 第33-38页 |
·RocketIO收发器基本特点 | 第33-35页 |
·时钟恢复和时钟校正 | 第35-36页 |
·8B/10B编码 | 第36-38页 |
·RocketIO基于Aurora协议的通信模型 | 第38-41页 |
·Aurora协议 | 第38-39页 |
·Aurora协议的实现 | 第39-41页 |
·RocketIO基于定制协议的通信模型 | 第41-44页 |
·简单协议的定制 | 第41-42页 |
·协议的实现 | 第42-44页 |
·本章小结 | 第44-45页 |
第五章 通用信号处理平台的信号完整性设计及仿真 | 第45-57页 |
·信号完整性概述 | 第46-47页 |
·高速电路的定义以及高速信号的确定 | 第46页 |
·信号完整性 | 第46-47页 |
·高速电路的信号完整性设计与分析 | 第47-52页 |
·信号反射与端接技术 | 第47-50页 |
·串扰及其抑制措施 | 第50-51页 |
·电磁兼容性及其设计 | 第51-52页 |
·本设计中关键网络的仿真分析与解决方法 | 第52-56页 |
·反射仿真 | 第52-53页 |
·串扰仿真 | 第53-55页 |
·差分信号仿真 | 第55-56页 |
·EMI仿真 | 第56页 |
·本章小结 | 第56-57页 |
结束语 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-63页 |
硕士期间研究成果 | 第63-64页 |