流水线型模数转换器的设计与研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-15页 |
| ·研究现状和进展 | 第11-12页 |
| ·论文研究的主要工作 | 第12-13页 |
| ·论文的组织结构 | 第13-15页 |
| 第二章 流水线模数转换器概述 | 第15-32页 |
| ·模数转换器简介 | 第15-17页 |
| ·静态特性 | 第16页 |
| ·动态特性 | 第16-17页 |
| ·模数转换器的分类 | 第17-21页 |
| ·闪烁ADC | 第18页 |
| ·流水线ADC | 第18-19页 |
| ·逐次逼近ADC | 第19-20页 |
| ·过采样ADC | 第20-21页 |
| ·1.5位/级流水线ADC的原理和结构 | 第21-26页 |
| ·1.5位/级流水线ADC的原理 | 第21-23页 |
| ·1.5位/级流水线ADC的结构 | 第23-24页 |
| ·1.5位/级流水线ADC的关键模块的误差分析 | 第24-26页 |
| ·流水线ADC的设计技术 | 第26-30页 |
| ·电容误差平均技术 | 第26-27页 |
| ·功耗与转换速度相关技术 | 第27-28页 |
| ·运放开环技术 | 第28-29页 |
| ·电容耦合技术 | 第29-30页 |
| ·并行多通道技术 | 第30页 |
| ·小结 | 第30-32页 |
| 第三章 电路的设计与仿真 | 第32-59页 |
| ·带隙基准源 | 第32-35页 |
| ·电路结构 | 第32-34页 |
| ·输出仿真 | 第34-35页 |
| ·采样保持电路 | 第35-38页 |
| ·SH结构分析 | 第36-37页 |
| ·SH的仿真 | 第37-38页 |
| ·乘法数模转换器 | 第38-42页 |
| ·MDAC结构 | 第38-40页 |
| ·Sub-DAC | 第40-41页 |
| ·仿真分析 | 第41-42页 |
| ·运算放大器 | 第42-47页 |
| ·性能要求 | 第42-43页 |
| ·运算放大器的结构 | 第43-46页 |
| ·运算放大器的仿真 | 第46-47页 |
| ·比较器 | 第47-50页 |
| ·比较器结构分析 | 第47-48页 |
| ·相关模块设计 | 第48-50页 |
| ·开关 | 第50-53页 |
| ·CMOS开关 | 第50-52页 |
| ·自举开关 | 第52-53页 |
| ·其它电路 | 第53-58页 |
| ·不交叠时钟电路 | 第53-54页 |
| ·延迟阵列 | 第54-55页 |
| ·数字校正电路 | 第55-56页 |
| ·Vref产生电路 | 第56-58页 |
| ·小结 | 第58-59页 |
| 第四章 系统结构与仿真 | 第59-65页 |
| ·系统结构 | 第59-60页 |
| ·系统仿真 | 第60-64页 |
| ·上升斜坡仿真 | 第61-62页 |
| ·下降斜坡仿真 | 第62-63页 |
| ·正弦仿真 | 第63-64页 |
| ·小结 | 第64-65页 |
| 第五章 版图设计 | 第65-73页 |
| ·版图概述 | 第65-69页 |
| ·设计规则 | 第65-66页 |
| ·器件的匹配 | 第66-68页 |
| ·天线效应 | 第68-69页 |
| ·版图设计 | 第69-71页 |
| ·基准源版图 | 第69页 |
| ·自举开关版图 | 第69-70页 |
| ·其它模块版图 | 第70-71页 |
| ·整体布局 | 第71-72页 |
| ·小结 | 第72-73页 |
| 第六章 结论和展望 | 第73-75页 |
| ·论文的总结 | 第73-74页 |
| ·前景展望 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-79页 |
| 攻读硕士学位期间的研究成果 | 第79页 |