摘要 | 第1-5页 |
Abstract | 第5-11页 |
第一章 前言 | 第11-15页 |
·课题研究的目的和意义 | 第11-12页 |
·国内外研究现况 | 第12页 |
·本论文的主要工作和创新点 | 第12-13页 |
·本论文中主要遇到的问题和难点 | 第13-15页 |
第二章 载波恢复方案的选取 | 第15-20页 |
·M次方环 | 第15-16页 |
·逆调制环 | 第16-17页 |
·Costas环 | 第17-19页 |
·小结 | 第19-20页 |
第三章 环路模型的建立和验证 | 第20-34页 |
·滤波器设计 | 第20-22页 |
·通道滤波器设计 | 第20-21页 |
·环路滤波器设计 | 第21-22页 |
·VCO设计 | 第22页 |
·算法模型建立 | 第22-30页 |
·发送端模型 | 第23-25页 |
·接收端模型 | 第25-28页 |
·NCO参数的计算 | 第28-29页 |
·环路滤波器参数的选取 | 第29-30页 |
·仿真结果 | 第30-32页 |
·位同步算法 | 第32-34页 |
第四章 低速环路的设计与测试 | 第34-46页 |
·设计工具和方法 | 第34-35页 |
·VHDL硬件描述语言 | 第34页 |
·Top-Down的设计方法 | 第34-35页 |
·设计工具 | 第35页 |
·具体环路设计 | 第35-44页 |
·VHDL设计 | 第35-41页 |
·设计方案的修改 | 第41-44页 |
·低速环路的测试 | 第44-45页 |
·小结 | 第45-46页 |
第五章 高速QPSK 解调器载波恢复方案与其硬件电路的设计 | 第46-64页 |
·高速QPSK 解调器载波恢复方案设计 | 第46-51页 |
·高速QPSK 解调器载波恢复方案 | 第46-48页 |
·主要芯片功能介绍 | 第48-51页 |
·高速载波恢复方案VHDL 代码设计 | 第51-53页 |
·高速方案硬件电路设计 | 第53-64页 |
·设计工具 | 第53-54页 |
·PCB板的板材和堆叠 | 第54-56页 |
·PCB板的阻抗控制 | 第56-58页 |
·PCB板的层序设置 | 第58-59页 |
·布局、布线规则和具体设计考量 | 第59-64页 |
第六章 高速系统的调试、测试与结果分析 | 第64-70页 |
·系统测试平台 | 第64-65页 |
·系统调试过程 | 第65-66页 |
·测试的结果与分析 | 第66-70页 |
第七章 结束语 | 第70-73页 |
·本文所取得的成果 | 第70-71页 |
·今后的展望 | 第71-73页 |
参考文献 | 第73-75页 |
硕士期间以第一作者身份发表的论文 | 第75-76页 |
致谢 | 第76页 |