网络处理器MAC层协议的实现与研究
| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 第一章 引言 | 第8-14页 |
| ·研究背景 | 第8-9页 |
| ·网络处理器的体系结构 | 第9-11页 |
| ·MAC层对网络处理器的影响 | 第11-12页 |
| ·本文的研究内容与工作 | 第12-13页 |
| ·论文的组织 | 第13-14页 |
| 第二章 以太网MAC层概述 | 第14-22页 |
| ·以太网的体系结构 | 第14-15页 |
| ·以太网的发展 | 第14页 |
| ·以太网的体系结构 | 第14-15页 |
| ·MAC层协议 | 第15-16页 |
| ·以太网MAC帧格式 | 第16-18页 |
| ·MAC帧的接收与发送过程 | 第18-22页 |
| ·全双工和半双工下的流量控制 | 第18-20页 |
| ·MAC帧的接收过程 | 第20页 |
| ·MAC帧的发送过程 | 第20-22页 |
| 第三章 网络处理器系统结构设计 | 第22-30页 |
| ·网络处理器的整体设计 | 第22-25页 |
| ·网络处理器的硬件系统 | 第22-24页 |
| ·网络处理器的软件系统 | 第24-25页 |
| ·Wishbone片上总线 | 第25-30页 |
| ·Wishbone总线的互连类型 | 第25-27页 |
| ·Wishbone总线周期与接口信号 | 第27-30页 |
| 第四章 MAC层协议的硬件实现 | 第30-46页 |
| ·MAC层处理单元系统结构设计 | 第30-31页 |
| ·接收模块的设计 | 第31-36页 |
| ·接收模块的结构设计 | 第31-32页 |
| ·接收状态机模块 | 第32-34页 |
| ·CRC校验模块 | 第34-36页 |
| ·发送模块的设计 | 第36-39页 |
| ·发送模块的结构设计 | 第36-38页 |
| ·发送状态机模块 | 第38-39页 |
| ·缓冲区模块的设计 | 第39-41页 |
| ·Wishbone总线接口的设计 | 第41-43页 |
| ·其他模块的设计 | 第43-46页 |
| ·MAC流控模块 | 第43页 |
| ·MII接口控制模块 | 第43页 |
| ·寄存器模块 | 第43-46页 |
| 第五章 MAC处理单元的仿真与验证 | 第46-50页 |
| ·验证平台的建立 | 第46页 |
| ·仿真结果 | 第46-50页 |
| 第六章 结束语 | 第50-51页 |
| 致谢 | 第51-52页 |
| 参考文献 | 第52-55页 |
| 攻读硕士学位期间发表的论文和参加科研情况 | 第55-56页 |