摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-14页 |
·激光聚变的意义 | 第8-9页 |
·数字同步系统的研究 | 第9-14页 |
·数字同步系统的国外现状 | 第9-10页 |
·数字同步系统的国内现状 | 第10-14页 |
第二章 高精度数字同步系统的硬件设计 | 第14-37页 |
·数字同步机简介 | 第14-15页 |
·MCS-51系列单片机 | 第15-20页 |
·8031单片机主要部件 | 第15-17页 |
·8031的管脚分布图和功能图 | 第17-18页 |
·8031的存储器 | 第18-20页 |
·高精度数字同步机的延时电路 | 第20-31页 |
·数字延时电路 | 第20-26页 |
·模拟延时电路 | 第26-27页 |
·抖动(Jitter)介绍 | 第27-30页 |
·晃动补偿电路 | 第30-31页 |
·系统基准时钟和频率合成 | 第31-34页 |
·系统基准时钟 | 第31-32页 |
·频率合成技术 | 第32-34页 |
·LCD液晶显示模块 | 第34页 |
·数字-模拟(DA)转换电路 | 第34-35页 |
·复位周期和状态位 | 第35-36页 |
·触发方式选择 | 第36-37页 |
第三章 用硬件描述语言及可编程逻辑器件设计的延时硬件电路 | 第37-49页 |
·用硬件描述语言设计电路 | 第37-39页 |
·HDL语言特点 | 第37-38页 |
·利用硬件描述语言设计电路的方法 | 第38-39页 |
·用可编程器件实现电路功能 | 第39-42页 |
·FPGA的内部结构 | 第40-42页 |
·可编程器件选择的方法 | 第42页 |
·电路设计所用开发软件介绍 | 第42-43页 |
·硬件电路系统介绍 | 第43-46页 |
·频率合成器模块 | 第44页 |
·计数器模块 | 第44-45页 |
·比较器模块 | 第45-46页 |
·FPGA的配置 | 第46-47页 |
·仿真结果 | 第47-49页 |
第四章 高精度数字同步系统的软件设计 | 第49-73页 |
·下位机软件设计 | 第49-59页 |
·软件开发工具简介 | 第49页 |
·总体设计思想 | 第49-57页 |
·串口中断服务程序 | 第57-59页 |
·上位机设计 | 第59-73页 |
·功能模块的概述 | 第59-61页 |
·网络通信过程 | 第61-62页 |
·通信协议 | 第62-65页 |
·通信接口部分 | 第65-72页 |
·联机实验结果 | 第72-73页 |
第五章 高精度数字同步机的实验结果和实验数据 | 第73-79页 |
·ECL延时电路实验结果 | 第73页 |
·HC延时电路实验结果 | 第73-74页 |
·8253延时计数实验结果 | 第74-75页 |
·模拟延时部分实验结果 | 第75页 |
·临界点处的晃动研究 | 第75-77页 |
·实验结果和主要技术指标 | 第77-79页 |
第六章 结束语 | 第79-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
发表文章 | 第84页 |