基于CPCI总线的高速数据光纤传输系统研究
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·合成孔径雷达简介 | 第9页 |
·合成孔径雷达的发展概况 | 第9-10页 |
·高速数据传输研究背景及意义 | 第10页 |
·高速数据传输研究历史和现状 | 第10-11页 |
·论文结构安排 | 第11-13页 |
第二章 高速数据光纤传输系统整体概述 | 第13-20页 |
·前言 | 第13页 |
·传统设计方法简述 | 第13-15页 |
·高速数据光纤传输系统整体结构 | 第15-19页 |
·小结 | 第19-20页 |
第三章 高速数据光纤传输接收系统的硬件设计 | 第20-45页 |
·前言 | 第20页 |
·接收系统总体方案设计概述 | 第20-21页 |
·CPCI总线接口 | 第21-24页 |
·CPCI总线接口的实现方法 | 第21-22页 |
·CPCI总线基本信号 | 第22-24页 |
·总线控制器PCI9056的设计 | 第24-28页 |
·芯片的介绍 | 第24-25页 |
·BGA封装芯片的布线策略 | 第25-26页 |
·配置空间设置 | 第26-27页 |
·一些引脚的连接 | 第27-28页 |
·FPGA的设计 | 第28-39页 |
·FPGA器件选型原则 | 第29-30页 |
·芯片的介绍 | 第30-33页 |
·FPGA自身电源和地的设计 | 第33-34页 |
·片上集成的锁相环的设计 | 第34页 |
·管脚分配需要考虑的因素 | 第34-36页 |
·配置电路的设计 | 第36-38页 |
·测试管脚的设计 | 第38-39页 |
·光电转换的设计 | 第39-43页 |
·芯片的介绍 | 第39-40页 |
·减小电磁干扰的措施 | 第40-41页 |
·电平匹配的设计 | 第41-43页 |
·时钟电路的设计 | 第43-44页 |
·复位电路的设计 | 第44页 |
·小结 | 第44-45页 |
第四章 高速数据光纤传输接收系统的功能设计与实现 | 第45-67页 |
·前言 | 第45页 |
·FPGA的设计原理 | 第45-48页 |
·FPGA的功能设计总述 | 第48-49页 |
·各部分功能详述 | 第49-64页 |
·锁相环倍频 | 第49-50页 |
·千兆位收发器 | 第50-55页 |
·控制逻辑 | 第55-60页 |
·串并转换 | 第60-62页 |
·异步FIFO | 第62-64页 |
·芯片的配置 | 第64-65页 |
·配置模式的选择 | 第65页 |
·配置文件 | 第65页 |
·芯片内的资源占用率 | 第65-66页 |
·小结 | 第66-67页 |
第五章 驱动程序的开发 | 第67-73页 |
·前言 | 第67页 |
·WDM驱动程序模型新特点 | 第67-68页 |
·驱动程序开发工具的选择 | 第68-69页 |
·高速数据传输卡驱动程序的实现 | 第69-72页 |
·小结 | 第72-73页 |
第六章 结束语 | 第73-75页 |
参考文献 | 第75-78页 |
攻读硕士期间发表的论文 | 第78-79页 |
致谢 | 第79-80页 |
附录 | 第80-88页 |