| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-11页 |
| ·引言 | 第8-9页 |
| ·误码仪介绍 | 第9-11页 |
| 第2章 系统设计原理与结构分析 | 第11-16页 |
| ·系统原理 | 第11-14页 |
| ·误码检测原理 | 第11-13页 |
| ·伪随机序列及其产生原理 | 第13-14页 |
| ·总体方案设计 | 第14-15页 |
| ·系统需求分析 | 第14页 |
| ·系统设计方案 | 第14-15页 |
| ·小结 | 第15-16页 |
| 第3章 硬件电路设计 | 第16-29页 |
| ·系统结构框图 | 第16-17页 |
| ·硬件开发环境的建立 | 第17-18页 |
| ·电源电路设计 | 第18-20页 |
| ·下载电路设计 | 第20-22页 |
| ·JTAG口下载电路设计 | 第20-21页 |
| ·带小ROM configuration模式AS模式的下载口: | 第21-22页 |
| ·时钟电路设计 | 第22-23页 |
| ·串行接口电路设计 | 第23-24页 |
| ·液晶屏接口电路设计 | 第24-27页 |
| ·外部存储器电路设计 | 第27页 |
| ·小结 | 第27-29页 |
| 第4章 FPGA软件的设计实现 | 第29-61页 |
| ·FPGA软件的总体结构 | 第29-32页 |
| ·软件开发环境的建立 | 第32-33页 |
| ·时钟模块设计 | 第33-37页 |
| ·可控分频器 | 第34-35页 |
| ·片内PLL | 第35-36页 |
| ·时钟总模块设计 | 第36-37页 |
| ·测试码序列发送模块设计 | 第37-40页 |
| ·m序列码的产生 | 第38-40页 |
| ·手动误码插入模块设计 | 第40页 |
| ·误码仪接收模块设计 | 第40-46页 |
| ·数据接收模块设计 | 第41-43页 |
| ·误码统计模块设计 | 第43-46页 |
| ·E~2PROM控制模块设计 | 第46-50页 |
| ·E~2PROM读取程序设计 | 第47-48页 |
| ·E~2PROM存储程序设计 | 第48-50页 |
| ·片内ROM设计 | 第50-51页 |
| ·按键信号处理模块 | 第51-52页 |
| ·串口通信模块 | 第52-53页 |
| ·LCM及总控制模块设计 | 第53-60页 |
| ·菜单设计 | 第54-58页 |
| ·显示模块软件设计 | 第58-60页 |
| ·小结 | 第60-61页 |
| 第5章 全文工作总结与展望 | 第61-63页 |
| ·全文工作总结 | 第61-62页 |
| ·展望 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 致谢 | 第66-67页 |
| 作者在攻读硕士学位期间发表的论文和著作 | 第67-68页 |
| 附录1 误码仪系统硬件电路图 | 第68页 |