电视制导系统中多目标捕获模块和距离运算协处理器的设计与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第1章 绪 论 | 第12-18页 |
·课题来源及意义 | 第12-13页 |
·国内外研究现状及发展趋势 | 第13-15页 |
·课题研究内容和论文结构安排 | 第15-18页 |
第2章 硬件电路系统设计 | 第18-22页 |
·硬件电路系统框图 | 第18-19页 |
·FPGA电路构成框图 | 第19页 |
·FPGA及其外围器件选型 | 第19-21页 |
·硬件电路系统PCB设计 | 第21-22页 |
第3章 实时多目标捕获模块的设计与实现 | 第22-56页 |
·实时多目标捕获模块的工作任务 | 第22-23页 |
·实时多目标捕获模块系统框图与模块划分 | 第23-24页 |
·子模块设计与实现 | 第24-45页 |
·综合结果 | 第45-46页 |
·仿真验证 | 第46-54页 |
·性能分析 | 第54页 |
·设计结论 | 第54-56页 |
第4章 距离运算协处理器的设计与实现 | 第56-71页 |
·距离运算定义与FPGA实现的必要性 | 第56-58页 |
·系统框图与模块划分 | 第58页 |
·子模块设计与实现 | 第58-68页 |
·综合结果 | 第68-69页 |
·仿真验证 | 第69-70页 |
·性能分析 | 第70页 |
·设计结论 | 第70-71页 |
第5章 结束语 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-75页 |
攻读硕士期间发表和录用文章 | 第75页 |