基于FPGA实现FIR数字滤波器的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·本课题的研究意义 | 第8页 |
| ·国内外研究现状 | 第8-10页 |
| ·研究思路 | 第10-11页 |
| ·本论文所做的主要工作 | 第11-12页 |
| 第二章 FIR数字滤波器及其硬件实现方法 | 第12-31页 |
| ·FIR数字滤波器基础 | 第12-16页 |
| ·FIR数字滤波器的原理 | 第12-13页 |
| ·FIR数字滤波器的基本结构 | 第13页 |
| ·线性相位FIR系统的结构 | 第13-14页 |
| ·FIR数字滤波器的设计 | 第14-16页 |
| ·FIR数字滤波器的硬件实现方法及其改进 | 第16-31页 |
| ·分布式算法 | 第16-20页 |
| ·分布式算法的优化 | 第20-31页 |
| 第三章 EDA技术和可编程逻辑器件 | 第31-39页 |
| ·电子设计自动化EDA技术 | 第31-32页 |
| ·可编程逻辑器件 | 第32-36页 |
| ·可编程逻辑器件简介 | 第32-33页 |
| ·使用FPGA器件进行开发的优点 | 第33-34页 |
| ·FPGA设计的开发流程 | 第34-36页 |
| ·硬件描述语言VHDL及数字系统设计方法 | 第36-39页 |
| ·硬件描述语言VHDL简介 | 第36-37页 |
| ·利用硬件描述语言VHDL设计数字系统 | 第37-39页 |
| 第四章 FIR滤波器的设计 | 第39-61页 |
| ·FIR滤波器的模块划分 | 第39-42页 |
| ·方案确定 | 第39-41页 |
| ·FIR滤波器的模块划分 | 第41-42页 |
| ·FIR滤波器各模块功能的实现 | 第42-57页 |
| ·输入模块 | 第42-46页 |
| ·乘累加模块 | 第46-54页 |
| ·锁存模块 | 第54页 |
| ·控制模块 | 第54-57页 |
| ·顶层设计 | 第57页 |
| ·FIR滤波器的系统设计 | 第57-61页 |
| 第五章 FIR滤波器的电路综合与仿真 | 第61-72页 |
| ·FLEX10K系列器件介绍 | 第61-62页 |
| ·FLEX10k的结构 | 第61-62页 |
| ·FLEX10K系列器件的特点 | 第62页 |
| ·开发工具MAX+PLUSⅡ介绍 | 第62-63页 |
| ·FIR滤波器的综合 | 第63-66页 |
| ·数字系统综合概述 | 第63-64页 |
| ·本设计的综合 | 第64-66页 |
| ·FIR滤波器各模块的仿真 | 第66-68页 |
| ·FIR滤波器的系统仿真 | 第68-69页 |
| ·结果分析 | 第69-72页 |
| 第六章 总结与展望 | 第72-74页 |
| ·总结 | 第72页 |
| ·展望 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-76页 |