首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--计算机网络论文--一般性问题论文

多处理器系统中高效Cache协议的实现方案设计与模拟

中文摘要第1-7页
英文摘要第7-9页
第一章 前言第9-19页
 §1.1 组织多处理器系统的方式第9-11页
 §1.2 cache一致性协议概述第11-16页
 §1.3 存储一致性模型第16-19页
第二章 基于目录的cache一致性协议第19-29页
 §2.1 目录记录共享消息的几种方式第19-20页
 §2.2 目录的组织第20-21页
 §2.3 单层次目录协议第21-23页
 §2.4 提高cache一致性协议性能的途径第23-26页
 §2.5 远程访问延时的减少第26-29页
第三章 路由器cache第29-35页
 §3.1 路由器cache的引入第29-32页
 §3.2 协议简述第32-34页
 §3.3 性能粗析第34-35页
第四章 一个含路由器cache的cache一致性协议实例第35-59页
 §4.1 主存中数据块处于“忙—”状态时对请求的处理第35页
 §4.2 目录的组织第35-36页
 §4.3 对路由器cache空间的申请第36-37页
 §4.4 各存储层次之间的通讯第37-39页
 §4.5 消息的划分第39页
 §4.6 虚通道第39-40页
 §4.7 一级cache对消息的处理第40页
 §4.8 二级cache对消息的处理第40-42页
 §4.9 目录对消息的处理第42-44页
 §4.10 转向路由器对消息的处理第44-51页
 §4.11 一些情况的处理第51-53页
 §4.12 死锁第53-59页
第五章 系统性能评价方法及RSIM模拟器第59-67页
 §5.1 评测方法概述第59-61页
 §5.2 RSIM的关键特性第61-62页
 §5.3 RSIM对系统的模拟第62-67页
第六章 模拟结果及分析第67-104页
 §6.1 测试程序第67页
 §6.2 测试参数第67-69页
 §6.3 运行结果第69-73页
 §6.4 结果分析第73-74页
 §6.5 路由器cache对总线负担的减轻第74-78页
 §6.6 路由器cache大小对系统性能的影响第78-82页
 §6.7 组相连度对路由器cache性能的影响第82-86页
 §6.8 结点总线带宽减半时路由器cache的作用第86-90页
 §6.9 结点主存延时加倍时路由器cache的作用第90-94页
 §6.10 CPU速度加倍时路由器cache的作用第94-98页
 §6.11 改进第98-103页
 §6.12 小结第103-104页
第七章 结束语第104-106页
 §7.1 所做的工作第104-105页
 §7.2 下一步的工作第105-106页
攻读博士学位期间发表的论文第106-107页
致谢第107-108页
参考文献第108-114页

论文共114页,点击 下载论文
上一篇:完全二部图的K1,k~-因子分解
下一篇:PA列乘积和的重对数律和强大数律