摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-13页 |
·课题研究背景 | 第8-9页 |
·国内外研究现状 | 第9-11页 |
·视频压缩技术的发展现状 | 第9-10页 |
·GPU发展简介 | 第10-11页 |
·基于GPU加速的H.264编解码器实现 | 第11页 |
·本文研究内容及结构安排 | 第11-13页 |
·本文的主要研究内容 | 第11-12页 |
·本文的章节安排 | 第12-13页 |
2 H.26 4视频压缩编码标准与GPU并行程序设计概述 | 第13-30页 |
·H.264视频压缩编解码标准简介 | 第13-24页 |
·H.264编码器框架 | 第13-14页 |
·H.264编码器关键技术介绍 | 第14-24页 |
·GPU硬件结构与CUDA软件架构 | 第24-30页 |
·GPU硬件结构与通用计算 | 第24页 |
·CUDA软件架构 | 第24-30页 |
3 基于GPU的H.26 4编码器关键模块的并行算法设计 | 第30-51页 |
·编码器框架设计 | 第30-31页 |
·帧间预测并行算法设计 | 第31-47页 |
·四分之一像素内插并行算法设计 | 第31-35页 |
·运动补偿算法设计 | 第35-37页 |
·运动搜索并行算法设计 | 第37-47页 |
·整数DCT变换与量化 | 第47-49页 |
·整数DCT变换 | 第48-49页 |
·量化 | 第49页 |
·本章小结 | 第49-51页 |
4 实验结果举例与分析 | 第51-59页 |
·帧间预测并行算法的实验结果及分析 | 第52-56页 |
·四分之一像素内插并行算法实验 | 第52-53页 |
·运动搜索并行算法实验 | 第53-56页 |
·整数DCT并行算法的实验结果及分析 | 第56-59页 |
结论 | 第59-61页 |
参考文献 | 第61-63页 |
致谢 | 第63-64页 |