基于DM642的雷达图像采集卡的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-17页 |
·VDR雷达图像采集卡课题背景 | 第11-12页 |
·VDR对雷达图像采集的要求 | 第12-13页 |
·雷达图像采集卡的现状 | 第13页 |
·图像压缩算法的现状 | 第13-15页 |
·本文的主要内容 | 第15-17页 |
第2章 图像压缩编码理论基础 | 第17-32页 |
·图像压缩编码介绍 | 第17页 |
·小波理论基础 | 第17-22页 |
·小波变换理论 | 第17-19页 |
·Mallat算法 | 第19-20页 |
·CDF9/7小波 | 第20-22页 |
·小波系数标量量化 | 第22页 |
·嵌入式图像编码方法 | 第22-28页 |
·EZW | 第22-24页 |
·SPIHT | 第24-26页 |
·SPECK | 第26-27页 |
·三种方法的性能比较 | 第27-28页 |
·熵编码方式 | 第28-31页 |
·算术编码 | 第28-30页 |
·二进制算术编码 | 第30-31页 |
·本章小结 | 第31-32页 |
第3章 雷达图像采集卡的设计 | 第32-50页 |
·雷达图像采集卡的系统方案设计 | 第32-34页 |
·系统主处理器 | 第34-39页 |
·DSP芯片的选择 | 第34-35页 |
·DM642芯片简介 | 第35-36页 |
·DM642的外部存储器接口 | 第36-37页 |
·四片DM642的JTAG互连 | 第37-38页 |
·四片DM642的McBSP级联 | 第38-39页 |
·外围器件的简介及接口电路设计 | 第39-47页 |
·AD采样芯片选择及接口电路设计 | 第39-42页 |
·外部存储器的选择及接口电路设计 | 第42-45页 |
·Flash芯片的简介及接口电路设计 | 第45-46页 |
·W5100网络集成芯片及接口电路设计 | 第46-47页 |
·系统电源、复位和时钟 | 第47-49页 |
·系统电源和复位设计 | 第47-49页 |
·系统时钟 | 第49页 |
·本章小结 | 第49-50页 |
第4章 雷达图像采集卡的调试 | 第50-70页 |
·雷达图像采集卡的硬件调试 | 第50-51页 |
·雷达图像采集卡的软件调试 | 第51-59页 |
·四片DM642并行调试 | 第51-52页 |
·DM642对SDRAM的配置 | 第52-53页 |
·EMDA块数据传输 | 第53-55页 |
·McBSP的配置 | 第55-56页 |
·AD9888的配置 | 第56-58页 |
·Flash的擦写 | 第58-59页 |
·DM642的二次引导 | 第59-61页 |
·系统流程框图 | 第61-64页 |
·主DM642流程图 | 第61-63页 |
·从DM642流程图 | 第63-64页 |
·雷达图像测试 | 第64-69页 |
·测试图像 | 第64-66页 |
·测试要求 | 第66-67页 |
·测试结果 | 第67-69页 |
·本章小结 | 第69-70页 |
第5章 信号完整性问题和高速布线原则 | 第70-79页 |
·信号完整性问题的产生机理 | 第70-72页 |
·保证信号完整性的方法 | 第72-74页 |
·抑制接地反弹 | 第72页 |
·解决串扰问题 | 第72-73页 |
·改善反射 | 第73-74页 |
·高速信号的布线原则 | 第74-77页 |
·避免传输线效应的方法 | 第74-76页 |
·地线的设计 | 第76-77页 |
·设计中采取的措施 | 第77-78页 |
·本章小结 | 第78-79页 |
结论 | 第79-81页 |
参考文献 | 第81-85页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第85-86页 |
致谢 | 第86页 |