| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·星上ATM交换概述 | 第7-8页 |
| ·星上ATM交换的研究现状 | 第8-9页 |
| ·本文的研究内容及章节安排 | 第9-11页 |
| 第二章 ATM基本理论及星上大容量ATM交换机总体设计 | 第11-21页 |
| ·ATM信元结构 | 第11-13页 |
| ·ATM交换的基本原理及其技术特点 | 第13-15页 |
| ·ATM交换机的组成与交换结构 | 第15-16页 |
| ·星上大容量ATM交换样机的总体设计 | 第16-19页 |
| ·线路接口单元 | 第17-18页 |
| ·信元预处理单元 | 第18页 |
| ·交换单元 | 第18-19页 |
| ·控制与管理单元 | 第19页 |
| ·本章小结 | 第19-21页 |
| 第三章 信元预处理单元的设计 | 第21-31页 |
| ·信元预处理单元的模块组成及其功能介绍 | 第21-23页 |
| ·信元接收方向处理 | 第21-22页 |
| ·信元发送方向处理 | 第22页 |
| ·信令与OAM信元处理 | 第22-23页 |
| ·信元预处理单元接口 | 第23页 |
| ·内部寄存器 | 第23页 |
| ·信元预处理单元存储器结构介绍 | 第23-29页 |
| ·LR_FIFO(线路接收缓存) | 第23-24页 |
| ·SCI_RAM(交换控制标识符存储器) | 第24-27页 |
| ·CHE_RAM(信头变换存储器) | 第27页 |
| ·SCn_FIFO(服务等级缓存) | 第27-28页 |
| ·MC_FIFO(多播缓存) | 第28页 |
| ·其他缓存器介绍 | 第28-29页 |
| ·本章小结 | 第29-31页 |
| 第四章 信元预处理单元的FPGA设计与实现 | 第31-49页 |
| ·预处理单元各主要模块的FPGA设计与实现 | 第31-46页 |
| ·FIFO模块的设计与实现 | 第31-32页 |
| ·接收方向信元处理模块的设计与实现 | 第32-35页 |
| ·接收方向调度模块的设计与实现 | 第35-37页 |
| ·发送方向信元处理模块的设计与实现 | 第37-38页 |
| ·多播模块的设计与实现 | 第38-39页 |
| ·位宽变换模块的设计与实现 | 第39-41页 |
| ·微处理器接口的设计与实现 | 第41-44页 |
| ·UTOPIA接口的设计与实现 | 第44-46页 |
| ·预处理单元的整体仿真实现 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第五章 信元预处理单元的测试方案 | 第49-57页 |
| ·预处理单元的功能测试 | 第49-50页 |
| ·预处理单元的性能测试 | 第50-56页 |
| ·单通道信元预处理单元的测试 | 第50-54页 |
| ·预处理单元系统的整体测试 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 结束语 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-64页 |