某型机载雷达频率合成器设计
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
1 绪论 | 第9-12页 |
·研究背景 | 第9-11页 |
·研究的目的 | 第11页 |
·论文的结构 | 第11-12页 |
2 频率合成器技术 | 第12-37页 |
·频率源的实现方法 | 第12-13页 |
·直接频率合成器 | 第13-21页 |
·准相参直接频率合成器 | 第13-17页 |
·倍频器的基本特性 | 第14-15页 |
·变容二极管倍频器 | 第15页 |
·阶跃恢复二极管倍频器(SDR) | 第15-17页 |
·全相参直接频率合成器 | 第17-21页 |
·全相参直接频率合成器性能分析 | 第17-20页 |
·全相参直接频率合成器的设计 | 第20-21页 |
·锁相频率合成器 | 第21-33页 |
·锁相环的工作原理 | 第21-26页 |
·环路的基本方程和相位模型 | 第22-24页 |
·锁相环的线性性能分析 | 第24-26页 |
·模拟锁相频率合成器 | 第26-27页 |
·数字锁相频率合成器 | 第27-33页 |
·一种常规数字锁相频率合成器 | 第28-29页 |
·双反馈数字频率合成器 | 第29-31页 |
·分数分频锁相频率合成器 | 第31-33页 |
·直接数字频率合成器 | 第33-37页 |
·DDS的工作原理 | 第33-34页 |
·基于DDS的频率合成技术 | 第34-37页 |
·DDS+PLL的频率合成器 | 第35页 |
·DDS直接频率合成器 | 第35-37页 |
3 频率合成器设计 | 第37-53页 |
·概述 | 第37页 |
·方案设计 | 第37-48页 |
·频率合成器方案分析比较 | 第37-38页 |
·频率合成器技术指标要求 | 第38页 |
·频率合成器方案设计选择 | 第38页 |
·系统组成和主要接口 | 第38-39页 |
·工作原理和系统框图 | 第39-42页 |
·直接合成部分设计 | 第42-43页 |
·DDS部分设计 | 第43-45页 |
·PLL部分设计 | 第45页 |
·抗振性设计 | 第45-48页 |
·性能分析 | 第48-52页 |
·频率合成器输出信号相位噪声分析 | 第48-49页 |
·频率合成器输出信号杂散电平分析 | 第49-51页 |
·激励信号杂散 | 第49-50页 |
·一本振信号杂散 | 第50页 |
·二本振信号杂散 | 第50-51页 |
·频率合成器输出信号隔离度分析 | 第51-52页 |
·测试结果 | 第52-53页 |
4 结论 | 第53-55页 |
·研制总结 | 第53页 |
·频率合成器技术展望 | 第53-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |