中文摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-18页 |
1.1 研究背景 | 第8-9页 |
1.2 数字控制逆变器 | 第9-14页 |
1.2.1 拓扑结构研究现状 | 第9-12页 |
1.2.2 控制算法研究现状 | 第12-14页 |
1.3 多核数字控制技术 | 第14-16页 |
1.3.1 数字控制器的发展 | 第14-16页 |
1.3.2 多核数字控制的分类 | 第16页 |
1.4 本文主要研究内容 | 第16-18页 |
第二章 多核DSP TMS320F28377D的研究与设计 | 第18-31页 |
2.1 引言 | 第18页 |
2.2 多核DSP的发展概述 | 第18-19页 |
2.2.1 单核DSP发展的局限性 | 第18-19页 |
2.2.2 多核DSP的问世 | 第19页 |
2.3 TMS320F28377D的研究 | 第19-22页 |
2.3.1 TMS320F28377D的概述 | 第19-20页 |
2.3.2 F28377D数学运算性能 | 第20-21页 |
2.3.3 实时控制律加速器CLA | 第21页 |
2.3.4 IPC核间通信机制 | 第21-22页 |
2.4 TMS320F28377D系统板的设计 | 第22-29页 |
2.4.1 稳压电路 | 第23-24页 |
2.4.2 带电压监测复位电路 | 第24-25页 |
2.4.3 晶振电路 | 第25-26页 |
2.4.4 ADC参考电压电路 | 第26-27页 |
2.4.5 ADC ESD保护电路 | 第27-28页 |
2.4.6 实物效果图 | 第28-29页 |
2.5 TMS320F28377D软件工程配置 | 第29-30页 |
2.5.1 软件开发平台 | 第29页 |
2.5.2 软件工程架构 | 第29-30页 |
2.5.3 关键参数配置 | 第30页 |
2.6 本章小结 | 第30-31页 |
第三章 双Buck全桥逆变器的研究与设计 | 第31-47页 |
3.1 引言 | 第31页 |
3.2 拓扑模态分析 | 第31-33页 |
3.3 双Buck逆变器整体设计方案 | 第33-35页 |
3.3.1 系统整体设计 | 第33-34页 |
3.3.2 系统控制目标 | 第34-35页 |
3.4 双Buck逆变器控制算法 | 第35-38页 |
3.4.1 电流内环CCM | 第35-37页 |
3.4.2 改进双闭环SPWM | 第37-38页 |
3.5 关键电路设计与参数计算 | 第38-46页 |
3.5.1 LC输出滤波器计算 | 第38-39页 |
3.5.2 功率器件选型 | 第39-40页 |
3.5.3 采样回路设计 | 第40-42页 |
3.5.4 驱动回路设计 | 第42-43页 |
3.5.5 辅助电源电路设计 | 第43-45页 |
3.5.6 实物效果图 | 第45-46页 |
3.6 本章小结 | 第46-47页 |
第四章 多核DSP双Buck逆变器并行控制策略 | 第47-58页 |
4.1 引言 | 第47页 |
4.2 系统代码建模分析 | 第47-49页 |
4.2.1 运行时间建模 | 第47-48页 |
4.2.2 相对加速比与并行效率 | 第48页 |
4.2.3 Amdahl定律 | 第48-49页 |
4.2.4 核间数据通信开销 | 第49页 |
4.3 系统代码并行优化设计 | 第49-51页 |
4.3.1 任务维优化 | 第50-51页 |
4.3.2 数据维优化 | 第51页 |
4.4 逆变系统并行控制策略设计 | 第51-54页 |
4.5 逆变系统并行控制软件设计 | 第54-57页 |
4.5.1 CPU1程序设计 | 第54-55页 |
4.5.2 CPU1.CLA程序设计 | 第55-56页 |
4.5.3 CPU2程序设计 | 第56页 |
4.5.4 CPU2.CLA程序设计 | 第56-57页 |
4.6 本章小结 | 第57-58页 |
第五章 仿真与实验 | 第58-70页 |
5.1 引言 | 第58页 |
5.2 仿真分析 | 第58-63页 |
5.2.1 静态特性 | 第59-61页 |
5.2.2 动态特性 | 第61-63页 |
5.3 实验分析 | 第63-68页 |
5.3.1 静态实验 | 第63-65页 |
5.3.2 动态实验 | 第65-67页 |
5.3.3 性能分析 | 第67-68页 |
5.4 本章小结 | 第68-70页 |
总结与展望 | 第70-72页 |
参考文献 | 第72-75页 |
致谢 | 第75-76页 |
个人简历 | 第76页 |