基于DSP与FPGA的数字ADCP信号处理系统
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第10-14页 |
1.1 课题背景及研究的目的和意义 | 第10-11页 |
1.2 国内外研究现状及发展动态分析 | 第11-13页 |
1.3 本文主要研究内容和意义 | 第13-14页 |
第2章 ADCP原理及其关键技术分析 | 第14-27页 |
2.1 ADCP基本原理 | 第14-18页 |
2.1.1 多普勒效应 | 第14-15页 |
2.1.2 ADCP测流速原理 | 第15-17页 |
2.1.3 ADCP分层原理 | 第17-18页 |
2.2 ADCP功率谱估计算法分析 | 第18-22页 |
2.2.1 信号功率谱估计算法 | 第18-19页 |
2.2.2 复自相关功率谱估计算法 | 第19-21页 |
2.2.3 AR现代功率谱估计算法 | 第21-22页 |
2.3 ADCP系统硬件关键技术分析 | 第22-25页 |
2.3.1 ADCP系统的DSP加FPGA核心 | 第22-23页 |
2.3.2 超外差高灵敏度信号接收电路 | 第23-24页 |
2.3.3 TGA放大器 | 第24-25页 |
2.4 ADCP系统总体设计方案 | 第25-26页 |
2.4.1 系统结构 | 第25-26页 |
2.4.2 本系统难点和重点 | 第26页 |
2.5 本章小结 | 第26-27页 |
第3章 ADCP下位机硬件系统设计与实现 | 第27-37页 |
3.1 ADCP下位机系统总体设计 | 第27-28页 |
3.2 ADCP下位机各模块电路设计 | 第28-34页 |
3.2.1 信号采集电路 | 第28-29页 |
3.2.2 模拟接收电路 | 第29-33页 |
3.2.3 ADCP换能器驱动电路 | 第33页 |
3.2.4 FPGA内部数据通道 | 第33-34页 |
3.3 ADCP系统实现 | 第34-36页 |
3.4 本章小结 | 第36-37页 |
第4章 系统软件和算法实现 | 第37-48页 |
4.1 系统运行流程 | 第37-39页 |
4.1.1 ADCP上位机运行流程 | 第37-38页 |
4.1.2 ADCP下位机运行流程 | 第38-39页 |
4.2 ADCP多普勒频偏估计流程及其实现 | 第39-41页 |
4.2.1 AR算法的MATLAB实现 | 第39-41页 |
4.2.2 复自相关算法的MATLAB实现 | 第41页 |
4.3 ADCP上下位机通信实现 | 第41-44页 |
4.3.1 通信协议 | 第41-43页 |
4.3.2 下位机通信协议解析的实现 | 第43-44页 |
4.4 TGA控制实现 | 第44页 |
4.5 EMIF和FPGA通信实现 | 第44-47页 |
4.5.1 EMIF总线时序介绍 | 第45-46页 |
4.5.2 EMIF总线与FPGA接口实现 | 第46-47页 |
4.6 本章小结 | 第47-48页 |
第5章 ADCP系统测试和数据处理分析 | 第48-60页 |
5.1 ADCP测试界面和测试内容 | 第48-49页 |
5.1.1 ADCP测试界面介绍 | 第48-49页 |
5.1.2 测试内容 | 第49页 |
5.2 标准信号激励下测试与分析 | 第49-54页 |
5.2.1 数据直接采集测试 | 第49-50页 |
5.2.2 小信号放大能力测试 | 第50-52页 |
5.2.3 小信号采集测试 | 第52-53页 |
5.2.4 换能器发射信号测试 | 第53-54页 |
5.3 ADCP实际测量结果分析 | 第54-59页 |
5.3.1 数据采集测量分析 | 第54-55页 |
5.3.2 多普勒频偏估计 | 第55-59页 |
5.4 本章小结 | 第59-60页 |
第6章 总结与展望 | 第60-61页 |
6.1 总结 | 第60页 |
6.2 展望 | 第60-61页 |
参考文献 | 第61-64页 |
攻读硕士学位期间参加的科研工作 | 第64-65页 |
致谢 | 第65页 |