基于FPGA的多协议转换系统的研究与设计
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-19页 |
1.1 研究背景及意义 | 第11-14页 |
1.2 国内外研究状况 | 第14-16页 |
1.3 本文内容和创新点 | 第16-17页 |
1.3.1 工作内容 | 第16-17页 |
1.3.2 主要创新点 | 第17页 |
1.4 论文结构 | 第17-19页 |
第二章 多协议特性及多协议转换系统结构介绍 | 第19-37页 |
2.1 多协议特性 | 第19-33页 |
2.1.1 ZigBee协议 | 第19-21页 |
2.1.2 WIFI协议 | 第21-22页 |
2.1.3 RS485协议 | 第22-23页 |
2.1.4 蓝牙 | 第23-26页 |
2.1.5 红外线 | 第26-28页 |
2.1.6 NB-IOT协议 | 第28-31页 |
2.1.7 以太网协议 | 第31-33页 |
2.2 几种协议转换方法 | 第33-36页 |
2.2.1 基于传统嵌入式系统实现协议转换 | 第33-35页 |
2.2.3 基于专用转换芯片的多协议转换 | 第35页 |
2.2.4 基于FPGA的协议转换 | 第35-36页 |
2.3 本章小结 | 第36-37页 |
第三章 基于FPGA的多协议转换的体系架构设计 | 第37-62页 |
3.1 研究目标分析 | 第37-38页 |
3.1.1 需求分析 | 第37页 |
3.1.2 设计目标 | 第37-38页 |
3.2 协议转换的链路层数据分析 | 第38-40页 |
3.2.1 链路层数据 | 第38-39页 |
3.2.2 时钟及同步问题 | 第39-40页 |
3.3 多协议转换系统体系架构设计 | 第40-41页 |
3.4 协议类优先级FIFO设计 | 第41-48页 |
3.4.1 协议类优先级配置 | 第41-46页 |
3.4.2 优先级FIFO轮询 | 第46-48页 |
3.5 基于五级流水硬核的协议转换 | 第48-57页 |
3.5.1 数据转换总体架构 | 第48-49页 |
3.5.2 速率匹配实现方法 | 第49页 |
3.5.3 转换矩阵 | 第49-53页 |
3.5.4 并行流水线 | 第53-57页 |
3.6 权重负载输出 | 第57-61页 |
3.6.1 权重负载架构 | 第57-58页 |
3.6.2 动态权值 | 第58-61页 |
3.7 本章小结 | 第61-62页 |
第四章 软件设计与实现 | 第62-85页 |
4.1 数据输入缓存 | 第62-72页 |
4.1.1 多协议优先级缓存 | 第62-69页 |
4.1.2 同协议优先级FIFO | 第69-72页 |
4.2 数据转换 | 第72-76页 |
4.3 权重负载输出 | 第76-78页 |
4.4 系统总体综合与实现 | 第78-80页 |
4.5 系统布局布线 | 第80-82页 |
4.6 系统资源与功率 | 第82-84页 |
4.7 本章总结 | 第84-85页 |
第五章 仿真与实现 | 第85-96页 |
5.1 配置信息仿真 | 第85-87页 |
5.2 协议类优先级仿真 | 第87-91页 |
5.3 协议转换仿真 | 第91-92页 |
5.4 权值负载输出仿真 | 第92-93页 |
5.5 系统测试 | 第93-95页 |
5.6 本章小结 | 第95-96页 |
第六章 总结与展望 | 第96-98页 |
6.1 总结 | 第96页 |
6.2 展望 | 第96-98页 |
致谢 | 第98-99页 |
参考文献 | 第99-101页 |