飞行器间无线通信波形关键技术研究与验证
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景与意义 | 第15-17页 |
1.2 论文结构与内容安排 | 第17-19页 |
第二章 无线通信波形关键技术发展现状 | 第19-28页 |
2.1 扩展频谱技术 | 第19-21页 |
2.1.1 扩频的原理 | 第19-20页 |
2.1.2 扩频码和码同步 | 第20-21页 |
2.2 数字中频技术 | 第21-25页 |
2.2.1 基带和带通采样定理 | 第21-22页 |
2.2.2 抽取和内插 | 第22页 |
2.2.3 多相滤波方式实现内插和抽取 | 第22-25页 |
2.2.4 多相方式生成载波 | 第25页 |
2.3 单载波频域均衡技术 | 第25-27页 |
2.4 小结 | 第27-28页 |
第三章 物理层传输的需求与分析 | 第28-33页 |
3.1 应用场景 | 第28页 |
3.2 物理层链路功能需求和性能需求 | 第28-30页 |
3.3 物理层链路预算分析 | 第30-32页 |
3.4 小结 | 第32-33页 |
第四章 物理层链路设计 | 第33-52页 |
4.1 物理层帧结构设计 | 第33-34页 |
4.2 基带处理 | 第34-36页 |
4.2.1 CRC编码 | 第34页 |
4.2.2 卷积编码 | 第34-35页 |
4.2.3 行列交织 | 第35页 |
4.2.4 QPSK星座映射 | 第35页 |
4.2.5 直接序列扩频 | 第35-36页 |
4.3 数字中频设计 | 第36-41页 |
4.3.2 成形滤波器 | 第37-38页 |
4.3.3 第二级滤波器 | 第38-39页 |
4.3.4 第三级滤波器 | 第39-40页 |
4.3.5 正交调制与解调 | 第40-41页 |
4.4 时间同步 | 第41-44页 |
4.4.1 时间粗同步 | 第41-43页 |
4.4.2 时间精同步 | 第43-44页 |
4.5 频偏估计 | 第44-46页 |
4.6 信道估计与补偿 | 第46-49页 |
4.6.1 信道估计序列 | 第46-47页 |
4.6.2 信道估计和补偿 | 第47-48页 |
4.6.3 仿真和分析 | 第48-49页 |
4.7 整体链路性能仿真 | 第49-51页 |
4.7.1 全链路浮点仿真 | 第49-50页 |
4.7.2 定点仿真 | 第50-51页 |
4.8 小结 | 第51-52页 |
第五章 链路关键技术的FPGA实现 | 第52-69页 |
5.1 FPGA开发环境介绍 | 第52页 |
5.2 FPGA实现总体结构 | 第52-53页 |
5.3 发送部分的物理层实现 | 第53-61页 |
5.3.2 信道编码 | 第54-57页 |
5.3.3 组帧 | 第57-59页 |
5.3.4 数字上变频 | 第59-61页 |
5.4 接收部分的物理层实现 | 第61-68页 |
5.4.2 时间同步 | 第62-63页 |
5.4.3 信道估计与补偿 | 第63-66页 |
5.4.4 解扩频和星座解映射 | 第66-67页 |
5.4.5 信道译码 | 第67-68页 |
5.5 资源消耗分析 | 第68页 |
5.6 小结 | 第68-69页 |
第六章 波形测试与分析 | 第69-75页 |
6.1 硬件平台简介 | 第69-70页 |
6.2 功能测试与分析 | 第70-72页 |
6.2.1 逻辑与时序测试分析 | 第70-71页 |
6.2.2 FPGA上电测试验证波形 | 第71-72页 |
6.2.3 调试中解决的问题 | 第72页 |
6.3 链路误码性能测试 | 第72-74页 |
6.4 小结 | 第74-75页 |
第七章 结束语 | 第75-77页 |
7.1 本文工作总结 | 第75页 |
7.2 下一步工作方向 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
个人简历 | 第80-81页 |
攻读硕士学位期间的研究成果 | 第81-82页 |