首页--工业技术论文--无线电电子学、电信技术论文

通信综测仪中频处理模块硬件设计

摘要第5-6页
ABSTRACT第6页
第一章 绪论第9-13页
    1.1 研究背景及意义第9-10页
    1.2 国内外研究现状及发展趋势第10-12页
    1.3 论文主要研究内容及章节安排第12-13页
第二章 综测仪中频处理模块整体设计第13-19页
    2.1 通信综测仪功能需求第13-14页
    2.2 通信综测仪频谱分析特点第14-16页
        2.2.1 扫频式频谱分析技术第14-15页
        2.2.2 实时频谱分析技术第15-16页
    2.3 系统整体设计第16-18页
        2.3.1 高速信号采集第16-17页
        2.3.2 数据存储方案第17页
        2.3.3 荧光技术第17-18页
        2.3.4 数据传输接口第18页
    2.4 本章小结第18-19页
第三章 数字信号处理硬件平台设计第19-45页
    3.1 硬件平台整体设计第19-20页
    3.2 信号采集模块设计第20-27页
        3.2.1 信号采集电路设计第20-25页
        3.2.2 采集数据接收逻辑设计第25-27页
    3.3 数字信号处理平台设计第27-39页
        3.3.1 FPGA选型及管脚资源分配第27-30页
        3.3.2 中频数字信号处理硬件设计第30-35页
        3.3.3 存储模块设计第35-39页
    3.4 功耗分析及电源设计第39-44页
        3.4.1 功耗分析第39-41页
        3.4.2 电源设计第41-44页
    3.5 本章小结第44-45页
第四章 荧光显示处理与数据传输硬件设计第45-67页
    4.1 荧光显示设计第45-53页
        4.1.1 数字荧光显示基本原理第45-47页
        4.1.2 数字荧光显示模块整体架构第47页
        4.1.3 荧光显示方案设计第47-48页
        4.1.4 荧光显示逻辑实现第48-52页
        4.1.5 RTL级仿真测试第52-53页
    4.2 数据传输接口电路设计第53-60页
        4.2.1 USB3.0 协议及控制芯片简介第54-55页
        4.2.3 FX3外围电路设计第55-60页
    4.3 数据传输逻辑设计第60-66页
        4.3.1 USB3.0 固件概述第60-62页
        4.3.2 数据跨时钟域处理第62-64页
        4.3.3 同步从FIFO控制逻辑实现第64-66页
    4.4 本章小结第66-67页
第五章 测试与结果第67-78页
    5.1 硬件平台调试第67-69页
        5.1.1 电源测试第67-68页
        5.1.2 调试过程中遇到的问题及解决第68-69页
    5.2 中频数据处理硬件测试第69-77页
        5.2.1 高精度采集数据接收测试第69-73页
        5.2.2 数据传输测试第73-75页
        5.2.3 荧光显示测试第75-77页
    5.3 本章小结第77-78页
第六章 总结与展望第78-79页
致谢第79-80页
参考文献第80-82页
附录第82-85页

论文共85页,点击 下载论文
上一篇:802.15.4e中DSME协议的研究与实现
下一篇:同时同频全双工系统相噪抑制技术研究