通信综测仪中频处理模块硬件设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 国内外研究现状及发展趋势 | 第10-12页 |
1.3 论文主要研究内容及章节安排 | 第12-13页 |
第二章 综测仪中频处理模块整体设计 | 第13-19页 |
2.1 通信综测仪功能需求 | 第13-14页 |
2.2 通信综测仪频谱分析特点 | 第14-16页 |
2.2.1 扫频式频谱分析技术 | 第14-15页 |
2.2.2 实时频谱分析技术 | 第15-16页 |
2.3 系统整体设计 | 第16-18页 |
2.3.1 高速信号采集 | 第16-17页 |
2.3.2 数据存储方案 | 第17页 |
2.3.3 荧光技术 | 第17-18页 |
2.3.4 数据传输接口 | 第18页 |
2.4 本章小结 | 第18-19页 |
第三章 数字信号处理硬件平台设计 | 第19-45页 |
3.1 硬件平台整体设计 | 第19-20页 |
3.2 信号采集模块设计 | 第20-27页 |
3.2.1 信号采集电路设计 | 第20-25页 |
3.2.2 采集数据接收逻辑设计 | 第25-27页 |
3.3 数字信号处理平台设计 | 第27-39页 |
3.3.1 FPGA选型及管脚资源分配 | 第27-30页 |
3.3.2 中频数字信号处理硬件设计 | 第30-35页 |
3.3.3 存储模块设计 | 第35-39页 |
3.4 功耗分析及电源设计 | 第39-44页 |
3.4.1 功耗分析 | 第39-41页 |
3.4.2 电源设计 | 第41-44页 |
3.5 本章小结 | 第44-45页 |
第四章 荧光显示处理与数据传输硬件设计 | 第45-67页 |
4.1 荧光显示设计 | 第45-53页 |
4.1.1 数字荧光显示基本原理 | 第45-47页 |
4.1.2 数字荧光显示模块整体架构 | 第47页 |
4.1.3 荧光显示方案设计 | 第47-48页 |
4.1.4 荧光显示逻辑实现 | 第48-52页 |
4.1.5 RTL级仿真测试 | 第52-53页 |
4.2 数据传输接口电路设计 | 第53-60页 |
4.2.1 USB3.0 协议及控制芯片简介 | 第54-55页 |
4.2.3 FX3外围电路设计 | 第55-60页 |
4.3 数据传输逻辑设计 | 第60-66页 |
4.3.1 USB3.0 固件概述 | 第60-62页 |
4.3.2 数据跨时钟域处理 | 第62-64页 |
4.3.3 同步从FIFO控制逻辑实现 | 第64-66页 |
4.4 本章小结 | 第66-67页 |
第五章 测试与结果 | 第67-78页 |
5.1 硬件平台调试 | 第67-69页 |
5.1.1 电源测试 | 第67-68页 |
5.1.2 调试过程中遇到的问题及解决 | 第68-69页 |
5.2 中频数据处理硬件测试 | 第69-77页 |
5.2.1 高精度采集数据接收测试 | 第69-73页 |
5.2.2 数据传输测试 | 第73-75页 |
5.2.3 荧光显示测试 | 第75-77页 |
5.3 本章小结 | 第77-78页 |
第六章 总结与展望 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
附录 | 第82-85页 |