基于FPGA的雷达预处理系统设计技术研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第1章 绪论 | 第12-18页 |
| 1.1 雷达信号处理的背景及意义 | 第12-13页 |
| 1.2 雷达信号处理综述 | 第13-16页 |
| 1.2.1 国内外动态 | 第13-14页 |
| 1.2.2 发展趋势 | 第14-16页 |
| 1.3 雷达信号处理的主要内容 | 第16页 |
| 1.4 本文内容安排 | 第16-18页 |
| 第2章 雷达信号处理基本原理 | 第18-45页 |
| 2.1 引言 | 第18页 |
| 2.2 数字下变频原理 | 第18-19页 |
| 2.3 FIR滤波器 | 第19-23页 |
| 2.3.1 FIR滤波器设计方法 | 第20-22页 |
| 2.3.2 多相滤波 | 第22-23页 |
| 2.4 雷达杂波抑制 | 第23-33页 |
| 2.4.1 目标回波与杂波频谱 | 第23-27页 |
| 2.4.2 MTI滤波器 | 第27-30页 |
| 2.4.3 MTD滤波器 | 第30-32页 |
| 2.4.4 改善因子 | 第32-33页 |
| 2.5 卡尔曼滤波 | 第33-44页 |
| 2.5.1 匀速模型 | 第35-37页 |
| 2.5.2 常加速度模型 | 第37-38页 |
| 2.5.3 常增益滤波器 | 第38-44页 |
| 2.6 本章小结 | 第44-45页 |
| 第3章 雷达信号预处理系统设计 | 第45-61页 |
| 3.1 引言 | 第45页 |
| 3.2 硬件平台介绍 | 第45-47页 |
| 3.2.1 信号处理功能划分 | 第45-46页 |
| 3.2.2 ADC器件 | 第46页 |
| 3.2.3 FPGA器件 | 第46页 |
| 3.2.4 DSP器件 | 第46-47页 |
| 3.3 系统参数设计 | 第47-52页 |
| 3.3.1 采样频率设计 | 第47-49页 |
| 3.3.2 本振信号频率设计 | 第49-50页 |
| 3.3.3 滤波器设计 | 第50-52页 |
| 3.4 FPGA软件设计 | 第52-60页 |
| 3.4.1 数字下变频 | 第53-58页 |
| 3.4.2 FIR滤波器 | 第58-60页 |
| 3.5 本章小结 | 第60-61页 |
| 第4章 雷达系统试验 | 第61-76页 |
| 4.1 引言 | 第61页 |
| 4.2 雷达试验系统组成 | 第61-62页 |
| 4.3 雷达信号处理整体流程 | 第62-64页 |
| 4.3.1 目标检测 | 第62-63页 |
| 4.3.2 目标跟踪 | 第63-64页 |
| 4.4 慢目标试验分析 | 第64-71页 |
| 4.4.1 目标检测试验分析 | 第64-68页 |
| 4.4.2 目标跟踪试验分析 | 第68-69页 |
| 4.4.3 杂波抑制分析 | 第69-71页 |
| 4.5 鸟群试验分析 | 第71-75页 |
| 4.5.1 目标检测试验分析 | 第71-73页 |
| 4.5.2 目标跟踪试验分析 | 第73页 |
| 4.5.3 杂波抑制分析 | 第73-75页 |
| 4.6 本章小结 | 第75-76页 |
| 总结与展望 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 致谢 | 第79页 |