首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--数据、图像处理及录取论文

基于SYS/BIOS的弹载SAR并行处理研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-17页
    1.1 论文产生的背景及意义第15-16页
    1.2 论文的主要内容第16-17页
第二章 TMS320C6678 DSP开发平台简介第17-27页
    2.1 TMS320C6678多核DSP介绍第17-23页
        2.1.1 TMS320C6678的内核架构第17页
        2.1.2 TMS320C6678的CPU第17-21页
        2.1.3 TMS320C6678的内部存储结构第21-23页
    2.2 TMDXEVM6678L EVM开发板概况第23-27页
        2.2.1 TMDXEVM6678L EVM的主要特点第23-24页
        2.2.2 TMDXEVM6678L EVM的开发环境第24-25页
        2.2.3 TMDXEVM6678L EVM的硬件安装第25-27页
第三章 基于SYS/BIOS的应用程序开发第27-41页
    3.1 SYS/BIOS简介第27-28页
        3.1.1 SYS/BIOS的特点第27-28页
        3.1.2 SYS/BIOS和XDCtools的关系第28页
    3.2 应用程序开发流程第28-31页
        3.2.1 创建SYS/BIOS工程第28-29页
        3.2.2 配置SYS/BIOS工程第29-31页
        3.2.3 编写用户代码第31页
    3.3 线程调度第31-34页
        3.3.1 线程类型第32-33页
        3.3.2 让出和抢占第33-34页
    3.4 启动顺序第34-36页
    3.5 IPC机制第36-41页
        3.5.1 Notify的仿真第36-38页
        3.5.2 Message Q的仿真第38-39页
        3.5.3 Notify与MessageQ对比分析第39-41页
第四章 基于SYS/BIOS弹载SAR并行处理设计第41-73页
    4.1 弹载SAR成像算法第41-47页
        4.1.1 弹载SAR子孔径前斜视成像算法原理第41-45页
        4.1.2 点目标仿真分析第45-47页
    4.2 并行架构设计第47-56页
        4.2.1 多核任务分配第47-50页
        4.2.2 线程设计第50-51页
        4.2.3 核间通信设计第51-55页
        4.2.4 cache一致性第55-56页
    4.3 SYS/BIOS架构设计第56-66页
        4.3.1 创建Platform第56-58页
        4.3.2 编写linker command第58-60页
        4.3.3 配置cfg第60-66页
    4.4 SYS/BIOS程序优化第66-71页
        4.4.1 优化SYS/BIOS配置第66-68页
        4.4.2 优化IPC配置第68-69页
        4.4.3 优化代码第69-71页
    4.5 处理结果分析第71-73页
第五章 结束语第73-75页
    5.1 工作总结第73页
    5.2 展望第73-75页
参考文献第75-77页
致谢第77-79页
作者简介第79-80页

论文共80页,点击 下载论文
上一篇:工业控制网络安全防御体系及关键技术研究
下一篇:面向智能用电的非侵入式居民负荷监测关键技术研究