| 致谢 | 第1-7页 |
| 摘要 | 第7-8页 |
| ABSTRACT | 第8-11页 |
| 第一章 引言 | 第11-15页 |
| ·ADS 简介 | 第11-12页 |
| ·快保护系统意义及现状 | 第12-13页 |
| ·课题的主要工作及文章结构 | 第13-15页 |
| 第二章 快保护系统设计方案 | 第15-22页 |
| ·快保护系统拓扑结构的确立 | 第15-18页 |
| ·构建快保护系统控制板卡的通用化尝试 | 第18-22页 |
| ·背板总线的选取 | 第18-20页 |
| ·控制板卡应用于定时系统的可能性分析 | 第20-22页 |
| 第三章 控制板卡的硬件设计 | 第22-64页 |
| ·控制板卡总体设计方案 | 第22-24页 |
| ·LVDS、CML 和 LVPECL 简介 | 第24-25页 |
| ·Virtex-6 FPGA 的 GTX 收发器简介 | 第25-29页 |
| ·GTX 收发器的特点 | 第25-26页 |
| ·GTX 收发器的内部结构 | 第26-29页 |
| ·通用型控制板卡的芯片选取 | 第29-32页 |
| ·FPGA 芯片的选取 | 第29-30页 |
| ·光纤模块及时钟芯片的选取 | 第30-31页 |
| ·延时芯片的选取 | 第31页 |
| ·存储器芯片的选取 | 第31-32页 |
| ·板卡的电路设计 | 第32-64页 |
| ·PXIe 的电路设计 | 第33-39页 |
| ·FPGA 的配置、时钟及供电 | 第39-46页 |
| ·延时部分的电路设计 | 第46-49页 |
| ·光纤模块的电路设计 | 第49-54页 |
| ·DDR3 相关电路的设计 | 第54-59页 |
| ·其他接口电路设计 | 第59-62页 |
| ·板卡的 PCB 设计 | 第62-64页 |
| 第四章 控制板卡的软件设计及调试 | 第64-73页 |
| ·延时芯片的程序编写及调试 | 第65-70页 |
| ·100Mbps 光纤通信的程序编写及调试 | 第70-73页 |
| 第五章 结论与展望 | 第73-75页 |
| ·结论 | 第73页 |
| ·展望 | 第73-75页 |
| 参考文献 | 第75-79页 |
| 作者简介及在学期间发表的学术论文与研究成果 | 第79页 |