摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-14页 |
·图像融合概述 | 第7-8页 |
·图像融合在不同领域的应用 | 第8-10页 |
·多DSP的发展历程及在图像融合中的应用 | 第10-12页 |
·DSP的发展阶段以及在图像融合中的应用 | 第10-11页 |
·多DSP国内外的发展现状 | 第11-12页 |
·本文工作的意义与主要工作 | 第12-14页 |
2 多DSP并行处理电路总体设计方案 | 第14-19页 |
·图像融合系统的设计流程 | 第14-15页 |
·多DSP并行处理系统方案论证 | 第15-17页 |
·多DSP并行处理系统总体方案设计 | 第17-18页 |
·本章小结 | 第18-19页 |
3 多DSP并行处理系统任务模块设计 | 第19-34页 |
·多DSP并行处理系统核心模块设计 | 第19-24页 |
·TM320DM642、EP4CGX110DF27主要特点与硬件结构 | 第19-20页 |
·多路模数转换模块电路设计 | 第20-22页 |
·视频拼接模块电路设计 | 第22-23页 |
·数模转化模块电路设计 | 第23-24页 |
·多DSP并行处理系统外围支持模块设计 | 第24-30页 |
·系统数据存储模块电路设计 | 第24-27页 |
·系统时钟模块电路设计 | 第27页 |
·系统电源模块电路设计 | 第27-30页 |
·DSP和FPGA串行配置模块电路设计 | 第30-33页 |
·多DSP的JTAG菊花链电路设计 | 第30-31页 |
·FPGA的AS和JTAG串行配置电路设计 | 第31-33页 |
·本章小结 | 第33-34页 |
4 系统PCB设计以及信号完整性分析与仿真 | 第34-53页 |
·高速数字电路设计 | 第34-36页 |
·高速数字电路设计流程 | 第34-36页 |
·高速信号线的反射仿真与分析 | 第36-43页 |
·传输线特性阻抗与叠层安排 | 第36-38页 |
·信号反射的仿真与应对策略 | 第38-43页 |
·高速信号线的串扰仿真与设计 | 第43-48页 |
·串扰的产生 | 第43-44页 |
·地址线和数据线的串扰仿真分析 | 第44-48页 |
·系统电源完整性分析 | 第48-52页 |
·电源噪声的产生 | 第48页 |
·电源完整性的实现 | 第48-52页 |
·本章小结 | 第52-53页 |
5 系统算法实现与实验数据分析 | 第53-64页 |
·多DSP调试软件环境设置 | 第53-55页 |
·多DSP调试软件CCS配置 | 第53-54页 |
·多处理器并行调试环境 | 第54-55页 |
·融合算法实时性分析方法 | 第55-56页 |
·多DSP系统性能评价 | 第56-57页 |
·拉普拉斯金字塔图像融合算法的硬件实现 | 第57-60页 |
·拉普拉斯金字塔图像融合算法 | 第57-59页 |
·拉普拉斯金字塔算法在硬件上的实现 | 第59-60页 |
·既有融合算法向多DSP系统的移植及数据分析 | 第60-63页 |
·现有算法向多DSP系统移植 | 第60-61页 |
·实验数据的分析 | 第61-63页 |
·本章小结 | 第63-64页 |
6 总结与展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |