H.264解码器重构模块的FPGA设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7页 |
·研究背景和意义 | 第7-8页 |
·研究工作及结构安排 | 第8-11页 |
第二章 H.264 解码器概述及 FPGA 简介 | 第11-19页 |
·H.264 编码标准简介 | 第11-12页 |
·H.264 采用的新技术 | 第11-12页 |
·H.264 档次划分 | 第12页 |
·H.264 解码器结构 | 第12-14页 |
·FPGA 设计技术 | 第14-19页 |
·FPGA 介绍 | 第14-15页 |
·FPGA 设计流程 | 第15-16页 |
·FPGA 设计原则 | 第16-19页 |
第三章 帧内解码设计与实现 | 第19-39页 |
·帧内解码算法简介 | 第19-25页 |
·帧内 4x4 亮度块预测 | 第19-21页 |
·帧内 16x16 亮度块预测 | 第21-23页 |
·帧内 8x8 色度块预测 | 第23-25页 |
·帧内解码结构设计 | 第25-26页 |
·帧内 4x4 亮度块解码实现 | 第26-33页 |
·预测模式解码 | 第26-29页 |
·参考像素存取 | 第29-32页 |
·预测算法实现 | 第32-33页 |
·帧内 16x16 亮度块解码实现 | 第33-36页 |
·帧内 8x8 色度块解码实现 | 第36-39页 |
第四章 帧间解码设计与实现 | 第39-59页 |
·帧间预测解码概述 | 第39-43页 |
·可变尺寸块运动补偿 | 第39-40页 |
·运动矢量预测 | 第40-41页 |
·分数像素内插处理 | 第41-43页 |
·帧间解码结构设计 | 第43-44页 |
·运动矢量获取 | 第44-50页 |
·运动矢量解码实现 | 第45-50页 |
·运动矢量存取 | 第50页 |
·参考像素存取 | 第50-55页 |
·参考像素存储 | 第51页 |
·参考像素读取 | 第51-55页 |
·分数像素内插电路实现 | 第55-59页 |
·亮度块插值实现 | 第55-57页 |
·色度块插值实现 | 第57-59页 |
第五章 解码器重构模块设计和验证 | 第59-67页 |
·重构模块设计 | 第59-60页 |
·残差系数处理 | 第59页 |
·重构模块框架 | 第59-60页 |
·重构模块验证 | 第60-67页 |
·FPGA 验证简介 | 第60-61页 |
·验证平台搭建 | 第61-62页 |
·验证结果分析 | 第62-67页 |
第六章 总结与展望 | 第67-69页 |
·全文总结 | 第67页 |
·工作展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |