基于DMR数字对讲机的本振源设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-14页 |
| ·研究的背景和意义 | 第10页 |
| ·本振的基本原理与概念 | 第10-11页 |
| ·国内外研究现状和发展趋势 | 第11-12页 |
| ·国外发展现状 | 第11页 |
| ·国内研究现状 | 第11页 |
| ·频率合成器发展趋势 | 第11-12页 |
| ·论文的主要内容及安排 | 第12页 |
| ·作者主要的工作 | 第12页 |
| ·设计指标及框图 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 第二章 频率合成技术综述 | 第14-18页 |
| ·频率合成技术简介 | 第14页 |
| ·频率合成的基本方法 | 第14-17页 |
| ·直接式频率合成器 | 第14-15页 |
| ·锁相式频率合成器 | 第15页 |
| ·直接数字式频率合成器 | 第15-17页 |
| ·本章小结 | 第17-18页 |
| 第三章 锁相环频率合成器的工作原理 | 第18-41页 |
| ·锁相环的基本结构及工作原理 | 第18-19页 |
| ·鉴相原理 | 第19-28页 |
| ·乘法器鉴相器 | 第19-22页 |
| ·时序鉴相器 | 第22-28页 |
| ·PFD工作原理 | 第23-24页 |
| ·PFD的延迟效应 | 第24页 |
| ·电荷泵锁相环 | 第24-26页 |
| ·锁相性能分析 | 第26-28页 |
| ·环路滤波器设计 | 第28-34页 |
| ·无源环路滤波器 | 第28-32页 |
| ·无源环路滤波器参数 | 第28-29页 |
| ·无源二阶环路滤波器设计 | 第29-31页 |
| ·无源三阶环路滤波器设计 | 第31-32页 |
| ·有源环路滤波器 | 第32-34页 |
| ·提高增益的有源滤波器 | 第33页 |
| ·反馈法有源滤波器 | 第33-34页 |
| ·压控振荡器 | 第34-40页 |
| ·射频振荡器振荡条件 | 第35-36页 |
| ·LC振荡器 | 第36-37页 |
| ·压控振荡器 | 第37-40页 |
| ·变容二极管模型 | 第37-38页 |
| ·变容二极管的特性 | 第38页 |
| ·变容二极管的连接 | 第38-39页 |
| ·压控振荡器的相位模型 | 第39页 |
| ·压控振荡器的指标参数 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 整数和分数频率合成器 | 第41-52页 |
| ·整数频率合成器 | 第41-44页 |
| ·整数频率合成器原理 | 第41页 |
| ·整数频率合成器特性 | 第41-42页 |
| ·参考杂散 | 第42页 |
| ·频率切换时间和环路带宽 | 第42-43页 |
| ·相位噪声分析 | 第43-44页 |
| ·整数频率合成器的设计过程 | 第44页 |
| ·分数频率合成器 | 第44-45页 |
| ·分数频率合成器原理 | 第44-45页 |
| ·分数频率合成器的相位噪声和杂散 | 第45页 |
| ·分数频率合成器的捕获时间 | 第45页 |
| ·基于整数频率合成器ADF4111的仿真 | 第45-48页 |
| ·基于分数频率合成器ADF4350的仿真 | 第48-51页 |
| ·本章小结 | 第51-52页 |
| 第五章 频率合成器电路设计及测试结果分析 | 第52-62页 |
| ·频率合成器电路设计 | 第52-57页 |
| ·ADF4111锁相环芯片介绍 | 第52-53页 |
| ·基于ADF4111的频率合成器电路 | 第53-56页 |
| ·参考频率源电路 | 第53-54页 |
| ·环路滤波器电路 | 第54页 |
| ·控制电路 | 第54页 |
| ·VCO电路 | 第54-56页 |
| ·频率合成器的PCB设计 | 第56-57页 |
| ·频率合成器软件设计 | 第57-59页 |
| ·软件流程 | 第58-59页 |
| ·测试结果及分析 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 第六章 总结 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 附录 | 第66页 |