首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文

高清视频光纤传输系统

摘要第1-6页
Abstract第6-11页
第1章 引言第11-15页
   ·选题依据与研究意义第11-12页
   ·国内外研究现状第12-13页
   ·本文主要研究内容第13-15页
第2章 高清视频光纤传输系统设计方案第15-20页
   ·系统功能需求分析第15-16页
   ·高清视频传输系统的方案选择第16-17页
   ·高清视频光纤传输系统方案结构第17-19页
   ·本章小结第19-20页
第3章 高清视频光纤传输系统关键技术第20-41页
   ·高清视频接口第20-26页
     ·模拟 VGA 接口第20-21页
     ·数字 DVI 接口第21-23页
     ·显示时序第23-24页
     ·多帧缓存在视频显示中的应用第24-26页
   ·光纤通信技术第26-31页
     ·光发射机的基本原理第27页
     ·光接收机的基本原理第27-28页
     ·常见光模块结构与相关技术指标第28-31页
   ·同步动态存储器接口第31-37页
     ·SDRAM 存储原理第31-32页
     ·DDR2 SDRAM 结构第32-34页
     ·DDR2 SDRAM 工作状态第34-36页
     ·DDR2 SDRAM 存储器在视频图像中的应用第36-37页
   ·SDI 串行数字接口第37-40页
     ·SDI 串行数字接口简介第37-38页
     ·SDI 视频数据格式第38-40页
     ·SDI 串行数字流的信道编码第40页
   ·本章小结第40-41页
第4章 高清视频光纤传输系统关键技术的 FPGA 实现第41-65页
   ·莱迪斯 FPGA 的简介及其开发基本流程第41-43页
   ·VGA、DVI 信号采集与合成的 FPGA 实现第43-50页
     ·VGA 信号的采集第43-45页
     ·VGA 信号的合成第45-47页
     ·DVI 信号采集第47-48页
     ·DVI 信号合成第48-50页
   ·DDR2 SDRAM 读写控制器的 FPGA 实现第50-57页
     ·上电初始化状态机设计第51页
     ·数据通道接口设计第51-54页
     ·DDR2 SDRAM 控制器的时钟模型第54页
     ·BANK 管理逻辑第54页
     ·定时器模块第54-55页
     ·数据 FIFO 和命令 FIFO第55页
     ·地址/命令解析逻辑第55-57页
   ·3G-SDI 串行数字接口的 FPGA 实现第57-62页
     ·FPGA 中 SerDes 基本结构第58-59页
     ·SerDes 时钟模型第59-60页
     ·解码模块第60页
     ·数据对齐以及 TRF 检测第60-61页
     ·VPID 数据的提取第61页
     ·CRC 数据校验第61页
     ·有效视频数据接收第61-62页
   ·显示时序发生器 FPGA 实现第62-64页
   ·本章小结第64-65页
第5章 系统调试与结果分析第65-68页
   ·硬件调试第65-67页
     ·电源调试第65-66页
     ·模块功能预调试第66-67页
     ·系统功能调试第67页
   ·结果分析第67页
   ·本章小结第67-68页
结论及建议第68-70页
致谢第70-71页
参考文献第71-72页
攻读学位期间取得的学术成果第72页

论文共72页,点击 下载论文
上一篇:基于希尔伯特黄变换及其改进方法的信号分析研究与应用
下一篇:基于WAPI的无线物联网接入终端设计与研究