首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高性能时钟驱动电路的研究与设计

目录第1-4页
摘要第4-5页
Abstract第5-6页
第一章 引言第6-9页
   ·研究背景和意义第6-7页
   ·论文的研究工作第7-8页
   ·论文的组织结构第8-9页
第二章 时钟驱动电路概述第9-24页
   ·时钟电路概述第9-12页
     ·时钟电路的性能指标第9页
     ·传统的时钟驱动电路第9-11页
     ·时钟电路的连接方式第11-12页
   ·时钟抖动第12-19页
     ·时钟抖动定义第12-13页
     ·时钟抖动的分类第13页
     ·时钟抖动的度量第13-16页
     ·时钟抖动与相位噪声的关系第16-17页
     ·时钟抖动对采样系统性能的影响第17-19页
   ·时钟信号的产生第19-21页
     ·石英晶体振荡器第20页
     ·片上振荡器第20-21页
     ·频率综合器第21页
   ·减小驱动器电路噪声的方法第21-23页
   ·小结第23-24页
第三章 系统结构及理论分析第24-44页
   ·系统结构第24页
   ·非线性系统中的噪声第24-29页
     ·级联电路的抖动传播分析第24-26页
     ·非线性系统噪声的频谱特征第26-29页
   ·占空比校正原理第29-37页
     ·占空比误差产生的原因及对电路性能的影响第29-31页
     ·占空比检测的实现第31-33页
     ·占空比检测电路噪声检测能力分析第33-35页
     ·占空比调整电路第35-36页
     ·占空比反馈回路建模第36-37页
   ·交点位置检测原理第37-42页
     ·交点漂移的原因第37-38页
     ·交点位置检测的实现第38-39页
     ·交点调整电路第39-41页
     ·交点位置检测电路建模第41-42页
   ·占空比与交点位置的相关性第42-43页
   ·小结第43-44页
第四章 电路设计第44-61页
   ·整体电路概述第44-45页
   ·低噪声运算放大器的设计第45-49页
     ·低噪声运算放大器的设计考虑第45页
     ·低噪声运算放大器的电路设计第45-49页
   ·占空比反馈回路设计第49-53页
     ·占空比检测电路的设计第49-51页
     ·占空比调整电路的设计第51-53页
   ·交点反馈回路设计第53-57页
     ·交点检测电路的设计第53-55页
     ·交点调整电路的设计第55-57页
   ·反相器链设计第57-59页
   ·设计总结第59-61页
第五章 仿真结果与展望第61-69页
   ·整体电路仿真结果第61-67页
     ·占空比仿真结果第61-63页
     ·交点位置仿真结果第63-64页
     ·输出时钟信号的相位噪声第64-65页
     ·工艺变化对时钟信号的影响第65-67页
     ·仿真总结第67页
   ·总结与展望第67-69页
     ·工作总结第68页
     ·未来工作展望第68-69页
参考文献第69-72页
致谢第72-73页

论文共73页,点击 下载论文
上一篇:PCM语音编解码系统研究
下一篇:高性能低功耗SoC设计以及寄存器堆的应用