第一章 绪论 | 第1-17页 |
·应用背景 | 第13页 |
·提升算法的提出及其意义 | 第13-15页 |
·小波硬件实现算法的研究现状及JPEG2000简介 | 第15-16页 |
·章节概要 | 第16页 |
·课题来源 | 第16-17页 |
第二章 离散小波变换 | 第17-26页 |
·传统的离散小波变换 | 第17-21页 |
·提升式离散小波变换 | 第21-26页 |
第三章 提升式5/3滤波器的离散小波变换架构 | 第26-47页 |
·算法的VLSI实现 | 第26-30页 |
·设计流程 | 第27-29页 |
·Verilog HDL设计 | 第29-30页 |
·提升式5/3滤波器离散小波变换的VLSI实现 | 第30-37页 |
·VLSI硬件架构 | 第30-33页 |
·时序分析 | 第33-37页 |
·提升式5/3滤波器二维离散小波正变换的设计 | 第37-42页 |
·提升式5/3滤波器二维离散小波反变换的设计 | 第42-43页 |
·提升式5/3滤波器二维多阶并行小波变换架构的设计 | 第43-47页 |
第四章 提升式9/7滤波器的离散小波变换架构 | 第47-66页 |
·对称延拓技术分析 | 第47-52页 |
·采用对称延拓和双正交小波的原因 | 第47-50页 |
·嵌入式对称延拓算法 | 第50-52页 |
·数据精度分析 | 第52-54页 |
·正交规则编码 | 第54-59页 |
·采用正交规则编码的原因 | 第54页 |
·二进制补码到CSD编码的转换 | 第54-56页 |
·CSD乘法器结构设计 | 第56-58页 |
·9/7滤波器离散小波变换提升系数的CSD编码的优化 | 第58-59页 |
·提升式9/7滤波器离散小波变换的硬件实现 | 第59-66页 |
·9/7滤波器离散小波正变换的硬件实现 | 第59-61页 |
·9/7滤波器的并行运算的实现 | 第61-62页 |
·9/7滤波器离散小波反变换的硬件实现 | 第62-63页 |
·提升式9/7滤波器消除边界效应的硬件实现 | 第63-66页 |
第五章 电路设计与验证 | 第66-77页 |
·电路的设计流程 | 第66页 |
·设计验证 | 第66-77页 |
·验证环境及仿真结果 | 第66-70页 |
·运算单元的RTL级描述及综合结果 | 第70-77页 |
第六章 结论与展望 | 第77-78页 |
·结论 | 第77页 |
·展望 | 第77-78页 |
参考文献 | 第78-81页 |
附录一 Matlab实现5/3滤波器离散小波变换代码 | 第81-84页 |
附录二 Matlab实现9/7滤波器离散小波变换代码 | 第84-88页 |
攻读硕士学位期间发表的论文 | 第88页 |