摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-15页 |
·雷达信号处理研究背景及意义 | 第10-12页 |
·雷达信号处理的主要内容 | 第12页 |
·FPGA在雷达信号处理中的广泛应用 | 第12-14页 |
·本文主要内容 | 第14-15页 |
第2章 雷达信号处理相关理论简介及仿真 | 第15-39页 |
·雷达信号处理系统仿真的必要性 | 第15-16页 |
·数字正交相干检波 | 第16-23页 |
·数字正交检波的基本原理 | 第17-19页 |
·数字正交检波的实现方法及仿真结果 | 第19-23页 |
·脉冲压缩 | 第23-30页 |
·线形调频信号的脉冲压缩 | 第24-26页 |
·脉冲压缩实现方式 | 第26-30页 |
·动目标检测(MTD) | 第30-34页 |
·动目标检测的基本原理 | 第30-32页 |
·MTD处理仿真结果 | 第32-34页 |
·恒虚警处理(CFAR) | 第34-38页 |
·慢门限恒虚警 | 第35-36页 |
·快门限恒虚警 | 第36-37页 |
·仿真结果 | 第37-38页 |
·本章小结 | 第38-39页 |
第3章 现场可编程逻辑门阵列(FPGA)及其开发系统简介 | 第39-45页 |
·现场可编程逻辑门阵列(FPGA)简介 | 第39-41页 |
·FPGA概述 | 第39-40页 |
·Stratix II系列性能介绍 | 第40-41页 |
·VHDL程序结构 | 第41-42页 |
·Quartus II概述 | 第42-44页 |
·本章小结 | 第44-45页 |
第4章 FPGA实现 | 第45-62页 |
·FPGA算法流程 | 第45页 |
·数字正交解调 | 第45-49页 |
·正交相干检波的Bessel内插法的实现框图 | 第45-46页 |
·仿真结果 | 第46-47页 |
·Bessel内插法幅度一致性和相位正交性测试 | 第47-49页 |
·脉冲压缩 | 第49-54页 |
·设计方案的选择 | 第49-52页 |
·仿真结果 | 第52-54页 |
·MTD | 第54-58页 |
·设计框图 | 第54-57页 |
·仿真结果 | 第57-58页 |
·CFAR | 第58-61页 |
·CFAR的设计方案 | 第58-59页 |
·仿真结果 | 第59-61页 |
·本章小结 | 第61-62页 |
结论 | 第62-64页 |
参考文献 | 第64-68页 |
致谢 | 第68页 |