| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究背景与现状 | 第7-8页 |
| ·数字通信与信道编码 | 第8-10页 |
| ·CMMB 传输系统简介 | 第10-12页 |
| ·本文的研究内容及安排 | 第12-13页 |
| 第二章 线性分组码 | 第13-19页 |
| ·线性分组码基本原理 | 第13-17页 |
| ·线性分组码概念 | 第13-15页 |
| ·线性分组码的校验矩阵 | 第15-16页 |
| ·线性分组码的生成矩阵 | 第16-17页 |
| ·Shannon 定理与Shannon 限 | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 LDPC码的构造方法 | 第19-29页 |
| ·LDPC 码的概念 | 第19-20页 |
| ·LDPC 码的Tanner 图表示方法 | 第20-21页 |
| ·LDPC 码的构造方法 | 第21-24页 |
| ·规则LDPC 码的构造方法 | 第21-23页 |
| ·非规则LDPC 码的构造方法 | 第23-24页 |
| ·LDPC 码的编码算法 | 第24-28页 |
| ·系统编码算法 | 第24-25页 |
| ·R.U 编码算法及其编码器 | 第25-28页 |
| ·本章小结 | 第28-29页 |
| 第四章 LDPC码的译码算法 | 第29-43页 |
| ·硬判决译码算法 | 第29-31页 |
| ·软判决译码算法 | 第31-40页 |
| ·置信传播原理 | 第32-33页 |
| ·基于不同侧度的和积译码算法 | 第33-35页 |
| ·基于对数似然比的和积译码算法(LLR-SPA) | 第35-36页 |
| ·简化的和积译码算法 | 第36-37页 |
| ·对数似然比测度下译码复杂度分析 | 第37-38页 |
| ·译码算法仿真结果及其分析 | 第38-40页 |
| ·软解调信息 | 第40-42页 |
| ·BPSK 调制下的软解调 | 第40-41页 |
| ·高阶调制下的软解调 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第五章 LDPC译码器的硬件设计与实现 | 第43-73页 |
| ·常用LDPC 译码器设计结构 | 第43-45页 |
| ·基于CMMB 传输系统的LDPC 码的译码器结构 | 第45-49页 |
| ·译码器总体结构实现 | 第49-69页 |
| ·加载模块(LOADER) | 第53页 |
| ·变量节点更新模块(VNU) | 第53-57页 |
| ·变量节点更新控制模块(VNU_CTRL) | 第57-60页 |
| ·校验节点更新模块(CNU) | 第60-62页 |
| ·路由模块(ROUTER) | 第62-65页 |
| ·卸载模块(UNLOADER) | 第65-67页 |
| ·判决及控制模块(CONTROLLER) | 第67-69页 |
| ·译码器电路综合 | 第69-72页 |
| ·本章小结 | 第72-73页 |
| 第六章 结束语 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 研究成果 | 第78-79页 |