EoS中虚级联及LCAS功能的芯片设计与FPGA实现
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-18页 |
| ·选题背景 | 第12-15页 |
| ·EoS技术的产生 | 第12-13页 |
| ·虚级联和LCAS功能的引入 | 第13-15页 |
| ·本论文完成的工作 | 第15页 |
| ·论文内容安排 | 第15-18页 |
| 第二章 关键技术综述 | 第18-34页 |
| ·SDH技术 | 第18-21页 |
| ·SDH技术的产生与发展 | 第18-19页 |
| ·SDH-N的帧结构 | 第19-20页 |
| ·SDH的复用解复用步骤 | 第20-21页 |
| ·EoS系统 | 第21-23页 |
| ·EoS系统概述 | 第21-22页 |
| ·EoS体系结构 | 第22-23页 |
| ·虚级联技术 | 第23-29页 |
| ·相邻级联与虚级联技术原理 | 第24页 |
| ·高阶虚容器(VC-4)的相邻级联与虚级联 | 第24-27页 |
| ·低阶虚容器(VC-12)的相邻级联与虚级联 | 第27-28页 |
| ·虚级联技术的特点 | 第28-29页 |
| ·LCAS技术 | 第29-34页 |
| ·LCAS技术原理 | 第29-30页 |
| ·LCAS的控制帧结构 | 第30-33页 |
| ·LCAS提供的多径传输保护应用 | 第33-34页 |
| 第三章 芯片的总体设计 | 第34-40页 |
| ·EoS系统总体框图 | 第34-35页 |
| ·VC芯片设计方案 | 第35-40页 |
| ·发送部分 | 第36-38页 |
| ·接收部分 | 第38-40页 |
| 第四章 芯片关键模块的设计与仿真 | 第40-64页 |
| ·虚级联技术的实现 | 第40-46页 |
| ·异步FIFO | 第40-43页 |
| ·接收端SDRAM | 第43-46页 |
| ·LCAS技术的实现 | 第46-57页 |
| ·链路容量的调整 | 第46-49页 |
| ·LCAS状态机设计 | 第49-55页 |
| ·控制包CRC域的处理 | 第55-57页 |
| ·时钟使能控制 | 第57-61页 |
| ·开销处理 | 第61-64页 |
| ·发送端开销的仿真 | 第61-62页 |
| ·接收端开销的仿真 | 第62-64页 |
| 第五章 FPGA实现与优化 | 第64-76页 |
| ·芯片的FPGA实现流程 | 第64-66页 |
| ·芯片的实现 | 第66-73页 |
| ·芯片综合 | 第67页 |
| ·芯片布局规划 | 第67-69页 |
| ·FPGA布局布线 | 第69-73页 |
| ·亚稳态问题的分析与处理 | 第73-76页 |
| 结束语 | 第76-78页 |
| 参考文献 | 第78-84页 |
| 致谢 | 第84-85页 |
| 攻读学位期间发表的学术论文 | 第85-86页 |
| 学位论文评阅及答辩情况表 | 第86页 |