车载视频系统高速信号完整性分析及应用
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 专用术语注释表 | 第9-12页 |
| 第一章 绪论 | 第12-17页 |
| 1.1 课题研究的背景及意义 | 第12-13页 |
| 1.1.1 课题研究的背景 | 第12-13页 |
| 1.1.2 课题研究的意义 | 第13页 |
| 1.2 国内外研究的现状 | 第13-16页 |
| 1.2.1 国外研究的现状 | 第14-15页 |
| 1.2.2 国内研究的现状 | 第15-16页 |
| 1.3 本文的主要工作和结构 | 第16-17页 |
| 第二章 车载视频高速信号完整性相关知识简介 | 第17-28页 |
| 2.1 车载视频处理系统架构的介绍 | 第17-21页 |
| 2.1.1 车载视频处理系统功能及解决方案 | 第18-19页 |
| 2.1.2 车载视频处理系统硬件结构 | 第19-21页 |
| 2.2 信号完整性概述 | 第21-25页 |
| 2.2.1 信号完整性的基本概念 | 第22-24页 |
| 2.2.2 常见的信号完整性问题 | 第24-25页 |
| 2.3 相关模块简介 | 第25-27页 |
| 2.3.1 LVDS视频信号传输模块 | 第25-26页 |
| 2.3.2 DDR存储模块 | 第26-27页 |
| 2.4 本章小结 | 第27-28页 |
| 第三章 抑制反射与串扰的端接匹配分析 | 第28-40页 |
| 3.1 反射与串扰简介 | 第28-33页 |
| 3.1.1 反射产生的机理与抑制 | 第28-30页 |
| 3.1.2 串扰产生的机理与抑制 | 第30-33页 |
| 3.2 现有的端接匹配方案 | 第33-37页 |
| 3.2.1 源端串行端接 | 第33-34页 |
| 3.2.2 负载端并行端接 | 第34-37页 |
| 3.3 综合端接与仿真分析 | 第37-39页 |
| 3.4 本章小结 | 第39-40页 |
| 第四章 LVDS视频信号完整性分析及应用 | 第40-50页 |
| 4.1 LVDS信号概述 | 第40-43页 |
| 4.1.1 LVDS简介 | 第40-42页 |
| 4.1.2 LVDS优点 | 第42-43页 |
| 4.2 LVDS信号设计 | 第43-46页 |
| 4.2.1 差分信号阻抗计算 | 第43-44页 |
| 4.2.2 LVDS传输方案与差分对 | 第44-46页 |
| 4.3 LVDS端接仿真分析 | 第46-49页 |
| 4.4 本章小结 | 第49-50页 |
| 第五章 DDR3内存模块高速信号完整性分析 | 第50-57页 |
| 5.1 DDR SDRAM原理简介 | 第50-51页 |
| 5.2 DDR3 SDRAM原理与结构简介 | 第51-53页 |
| 5.3 DDR3信号完整性分析 | 第53-56页 |
| 5.3.1 DDR3信号完整性仿真设计 | 第54-55页 |
| 5.3.2 仿真策略与结果分析 | 第55-56页 |
| 5.4 本章小结 | 第56-57页 |
| 第六章 总结与展望 | 第57-59页 |
| 6.1 总结 | 第57-58页 |
| 6.2 展望 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 附录1 攻读硕士学位期间撰写的论文 | 第62-63页 |
| 致谢 | 第63页 |