矢量阵目标探测系统信号预处理分机的设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 论文的背景和意义 | 第9-10页 |
1.2 数字电子技术的发展与现状 | 第10-11页 |
1.2.1 FPGA的发展与现状 | 第10页 |
1.2.2 SOPC技术的发展与现状 | 第10-11页 |
1.3 矢量阵目标探测系统中的数据传输 | 第11-12页 |
1.4 论文的主要内容 | 第12-13页 |
第2章 信号预处理分机的硬件设计与调试 | 第13-38页 |
2.1 信号预处理系统的设计需求分析 | 第13-14页 |
2.2 信号预处理分机的总体设计 | 第14-15页 |
2.3 硬件电路器件选型 | 第15-21页 |
2.3.1 主控芯片选型 | 第15-16页 |
2.3.2 模拟电路芯片选型 | 第16-17页 |
2.3.3 模数转换电路芯片选型 | 第17-18页 |
2.3.4 网络芯片选型 | 第18-19页 |
2.3.5 电源芯片选型 | 第19-21页 |
2.4 系统硬件电路设计 | 第21-27页 |
2.4.1 信号调理电路的设计 | 第21-23页 |
2.4.2 系统供电电路的设计 | 第23-24页 |
2.4.3 数据采集电路的设计 | 第24-26页 |
2.4.4 以太网电路的设计 | 第26-27页 |
2.5 数据缓存与传输模块的设计 | 第27-31页 |
2.5.1 SOPC片上系统的设计 | 第27-28页 |
2.5.2 系统组件的实现 | 第28-31页 |
2.6 硬件的调试 | 第31-36页 |
2.6.1 电源模块调试 | 第31-32页 |
2.6.2 信号调理电路调试 | 第32-33页 |
2.6.3 模数转换电路接口调试 | 第33-35页 |
2.6.4 以太网接口调试 | 第35-36页 |
2.7 本章小结 | 第36-38页 |
第3章 信号预处理分机的软件设计 | 第38-50页 |
3.1 数据缓存部分的管理逻辑 | 第38-39页 |
3.2 Nios Ⅱ的软件设计 | 第39-49页 |
3.2.1 网络连接程序设计 | 第40-45页 |
3.2.2 数据发送程序设计 | 第45-49页 |
3.3 本章小结 | 第49-50页 |
第4章 预处理分机的测试与验证 | 第50-58页 |
4.1 AD采样电路测试 | 第50-51页 |
4.2 以太网数据传输测试 | 第51-54页 |
4.2.1 以太网连接测试 | 第51-53页 |
4.2.2 数据接收存储测试 | 第53-54页 |
4.2.3 以太网联合测试 | 第54页 |
4.3 罗经数据传输测试 | 第54-55页 |
4.4 湖上试验与结果分析 | 第55-57页 |
4.5 本章小结 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-61页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第61-62页 |
致谢 | 第62-63页 |
附录 | 第63页 |