摘要 | 第6-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第12-19页 |
1.1 引言 | 第12页 |
1.2 课题的研究背景与意义 | 第12-14页 |
1.2.1 传统视频处理方案 | 第13-14页 |
1.2.2 课题研究的意义 | 第14页 |
1.3 国内外宽景研究现状 | 第14-15页 |
1.4 课题的技术难点及研究路线 | 第15-16页 |
1.4.1 课题研究的技术难点 | 第15-16页 |
1.4.2 课题研究的技术路线 | 第16页 |
1.5 课题研究内容及章节安排 | 第16-19页 |
1.5.1 本论文研究内容 | 第16-17页 |
1.5.2 本文的章节安排 | 第17-19页 |
第2章 宽景视频拼接方案选择 | 第19-36页 |
2.1 宽景视频拼接关键技术 | 第19页 |
2.2 基于静态图像处理的全景拼接技术 | 第19-30页 |
2.2.1 视频采集与预处理 | 第19-21页 |
2.2.2 投影变换 | 第21-23页 |
2.2.3 场景的特征提取 | 第23-26页 |
2.2.4 图像的配准 | 第26-28页 |
2.2.5 序列帧的融合 | 第28-30页 |
2.3 基于机械拼接的宽景拼接技术 | 第30-32页 |
2.3.1 机械拼接的前期预处理 | 第30页 |
2.3.2 机械拼接的后期拼接处理 | 第30-32页 |
2.4 宽景视频拼接的平台选择 | 第32-34页 |
2.4.1 基于微机的视频拼接设计方案 | 第32-33页 |
2.4.2 基于FPGA的视频拼接方案 | 第33页 |
2.4.3 基于嵌入式多核DSP的视频拼接 | 第33-34页 |
2.5 基于多核DSP的机械拼接 | 第34-35页 |
2.6 本章小结 | 第35-36页 |
第3章 宽景视频拼接硬件功能结构配置 | 第36-49页 |
3.1 SEED-DVS8168系统开发平台组成结构 | 第36-38页 |
3.2 DM8168硬件功能结构组成 | 第38-45页 |
3.2.1 ARM子系统 | 第38-39页 |
3.2.2 高清视频处理子系统 | 第39-40页 |
3.2.3 高清视频协处理器 | 第40-42页 |
3.2.4 DSP子系统 | 第42-45页 |
3.3 DM8168硬件功能配置 | 第45-46页 |
3.3.1 硬件功能结构配置 | 第45页 |
3.3.2 软件功能结构选配 | 第45-46页 |
3.4 DM8168外围芯片功能选配 | 第46-48页 |
3.4.1 视频采集模块选配 | 第46-47页 |
3.4.2 DDR3存储器及SATA接口 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第4章 宽景监控系统设计与实现 | 第49-65页 |
4.1 系统软件开发环境与编程框架 | 第49-55页 |
4.1.1 开发环境设计 | 第49-52页 |
4.1.2 多通道视频编程框架设计 | 第52-55页 |
4.2 宽景视频拼接整体结构设计 | 第55-57页 |
4.3 多路视频源采集的功能设计与实现 | 第57-59页 |
4.3.1 TVP5158视频采集方案 | 第57-58页 |
4.3.2 多路视频源采集实现 | 第58-59页 |
4.4 宽景拼接算法实现 | 第59-60页 |
4.4.1 宽景拼接整体流程 | 第59-60页 |
4.4.2 宽景拼接编程实现 | 第60页 |
4.5 视频编解码功能设计与实现 | 第60-63页 |
4.5.1 XDAIS与XDM编程架构 | 第60-62页 |
4.5.2 McFW框架下的压缩编码 | 第62-63页 |
4.6 视频显示 | 第63-64页 |
4.7 本章小结 | 第64-65页 |
第5章 系统测试与改进 | 第65-72页 |
5.1 系统测试环境 | 第65-66页 |
5.2 系统功能模块测试 | 第66-69页 |
5.2.1 视频采集功能测试 | 第66-67页 |
5.2.2 宽景拼接功能测试 | 第67-68页 |
5.2.3 压缩编码功能测试 | 第68-69页 |
5.2.4 显示功能测试 | 第69页 |
5.3 整体测试结果及分析 | 第69-71页 |
5.4 系统设计中的不足 | 第71页 |
5.5 本章小结 | 第71-72页 |
结论与展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间发表的论文及科研成果 | 第79页 |