摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第9-13页 |
1.1 课题背景及研究意义 | 第9-10页 |
1.2 信道化数字接收机的发展及研究现状 | 第10-11页 |
1.3 软件无线电简介 | 第11页 |
1.4 FPGA 在数字接收机中的应用 | 第11-12页 |
1.5 本文的主要工作 | 第12-13页 |
第二章 信道化数字接收机基本理论 | 第13-27页 |
2.1 信号采样理论 | 第13-14页 |
2.1.1 Nyquist 采样定理 | 第13-14页 |
2.1.2 带通采样定理 | 第14页 |
2.2 常见的数字接收机结构 | 第14-16页 |
2.2.1 直接变频结构 | 第15页 |
2.2.2 多次变频结构 | 第15-16页 |
2.2.3 低IF 结构 | 第16页 |
2.3 下变频理论 | 第16-19页 |
2.3.1 实混频下变频 | 第16-17页 |
2.3.2 复混频下变频 | 第17-18页 |
2.3.3 带通采样直接下变频 | 第18-19页 |
2.4 多速率信号处理理论 | 第19-22页 |
2.4.1 重采样器的特性 | 第19-20页 |
2.4.2 采样率转换的多相结构 | 第20-22页 |
2.5 信道化方法理论 | 第22-26页 |
2.5.1 数字下变频法 | 第22-23页 |
2.5.2 频域滤波法 | 第23-24页 |
2.5.3 多相DFT 滤波器组法 | 第24-26页 |
2.6 小结 | 第26-27页 |
第三章 低运算量的数字信道化瞬时测频接收机结构 | 第27-44页 |
3.1 基于欠采样技术的IFM 接收机技术研究 | 第28-37页 |
3.1.1 IFM 接收机概述 | 第28-29页 |
3.1.2 传统模拟IFM 接收机结构及原理 | 第29页 |
3.1.3 数字IFM 接收机原理 | 第29-30页 |
3.1.4 基于欠采样的数字IFM 接收机结构 | 第30-31页 |
3.1.5 基于欠采样的数字IFM 接收机的测频性能 | 第31-33页 |
3.1.6 基于欠采样的数字IFM 接收机的同达信号处理性能 | 第33-34页 |
3.1.7 基于欠Nyquist 采样的IFM 接收机实例仿真 | 第34-37页 |
3.2 数字信道化IFM 接收机结构研究 | 第37-43页 |
3.2.1 数字信道化IFM 接收机概述 | 第37-38页 |
3.2.2 低运量的数字信道化IFM 接收机结构 | 第38-39页 |
3.2.3 数字信道化IFM 接收机的无盲区信道划分方式 | 第39页 |
3.2.4 数字信道化IFM 接收机的瞬时频率测量和信道判决 | 第39-41页 |
3.2.5 实例仿真 | 第41-43页 |
3.3 小结 | 第43-44页 |
第四章 频域滤波信道化方法在非均匀信道划分情况下的应用 | 第44-51页 |
4.1 信道划分概述 | 第44页 |
4.2 滤波过程的FFT 算法实现 | 第44-47页 |
4.2.1 直接实现滤波过程的运算量 | 第44-45页 |
4.2.2 FFT 算法实现滤波过程的运算量 | 第45-46页 |
4.2.3 直接计算和FFT 法实现滤波过程运算量比较 | 第46-47页 |
4.3 实现滤波过程的FFT 修正算法:重叠相加法 | 第47-48页 |
4.4 频域滤波信道化方法结构框图 | 第48页 |
4.5 设计实例仿真 | 第48-50页 |
4.6 小结 | 第50-51页 |
第五章 基于多相DFT 结构的信道化数字接收机方案设计与仿真 | 第51-58页 |
5.1 系统实现功能及方案设计 | 第51-53页 |
5.1.1 系统实现功能 | 第51页 |
5.1.2 系统方案设计 | 第51-52页 |
5.1.3 系统仿真输入信号参数 | 第52-53页 |
5.2 系统仿真及结果分析 | 第53-57页 |
5.2.1 原型低通FIR 滤波器的设计与仿真 | 第53-54页 |
5.2.2 输入信号频谱及信道特征仿真 | 第54页 |
5.2.3 多相DFT 结构信道化接收机输出结果仿真 | 第54-57页 |
5.3 小结 | 第57-58页 |
第六章 基于多相DFT 结构的信道化数字接收机FPGA 实现设计 | 第58-82页 |
6.1 系统硬件设计 | 第58-61页 |
6.1.1 硬件系统构成 | 第58页 |
6.1.2 FPGA 选型及设计 | 第58-59页 |
6.1.3 ADC 选型及设计 | 第59-60页 |
6.1.4 电源芯片选型与设计 | 第60-61页 |
6.2 系统FPGA 软件设计及实现 | 第61-81页 |
6.2.1 系统FPGA 实现功能及软件设计结构框图 | 第61-62页 |
6.2.2 32 倍抽取模块实现 | 第62-64页 |
6.2.3 分相滤波模块实现 | 第64-69页 |
6.2.4 32 点IFFT 模块实现 | 第69-76页 |
6.2.5 时钟管理模块 | 第76-78页 |
6.2.6 系统FPGA 仿真结果及分析 | 第78-81页 |
6.3 小结 | 第81-82页 |
结束语 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-88页 |
攻硕期间取得的研究成果 | 第88-89页 |