SDI视频的动态OSD功能设计与实现
| 摘要 | 第4-6页 |
| Abstract | 第6-7页 |
| 第1章 绪论 | 第11-15页 |
| 1.1 课题的研究背景 | 第11-12页 |
| 1.2 课题的发展现状 | 第12-13页 |
| 1.3 论文研究内容及结构安排 | 第13-15页 |
| 第2章 基本理论知识 | 第15-25页 |
| 2.1 SDI视频格式介绍 | 第15-20页 |
| 2.1.1 SDI的基本概念 | 第15-16页 |
| 2.1.2 SDI编解码过程 | 第16-17页 |
| 2.1.3 SDI数据流格式 | 第17-20页 |
| 2.2 CVBS视频格式介绍 | 第20-21页 |
| 2.3 屏显技术介绍 | 第21-23页 |
| 2.3.1 电视扫描原理 | 第21-22页 |
| 2.3.2 点阵字符显示原理 | 第22-23页 |
| 2.4 本章小结 | 第23-25页 |
| 第3章 系统方案设计 | 第25-49页 |
| 3.1 总体设计方案论证 | 第25-30页 |
| 3.1.1 系统设计需求分析 | 第25-28页 |
| 3.1.2 系统方案论证 | 第28-30页 |
| 3.2 总体设计方案 | 第30-32页 |
| 3.3 硬件电路设计 | 第32-41页 |
| 3.3.1 FPGA控制电路 | 第32-35页 |
| 3.3.2 SDI解码电路 | 第35-36页 |
| 3.3.3 SDI编码电路 | 第36-38页 |
| 3.3.4 字符叠加模块电路 | 第38-41页 |
| 3.3.5 系统电源 | 第41页 |
| 3.4 PCB电路板设计 | 第41-47页 |
| 3.4.1 电源层分割 | 第42-43页 |
| 3.4.2 布局和布线 | 第43-47页 |
| 3.5 本章小结 | 第47-49页 |
| 第4章 FPGA功能模块设计与实现 | 第49-75页 |
| 4.1 系统初始化 | 第50-53页 |
| 4.1.1 FPGA的初始化 | 第50-51页 |
| 4.1.2 功能芯片的初始化 | 第51-53页 |
| 4.2 SDI视频解码模块设计 | 第53-57页 |
| 4.2.1 数据展宽模块 | 第53-54页 |
| 4.2.2 数据解扰模块 | 第54-55页 |
| 4.2.3 数据检测模块 | 第55-57页 |
| 4.3 OSD模块设计 | 第57-67页 |
| 4.3.1 字符叠加模块 | 第57-63页 |
| 4.3.2 图形叠加模块 | 第63-64页 |
| 4.3.3 通信模块 | 第64-67页 |
| 4.4 SDI视频编码叠加模块设计 | 第67-70页 |
| 4.4.1 字符叠加模块 | 第68页 |
| 4.4.2 数据加扰模块 | 第68-70页 |
| 4.4.3 接口适配模块 | 第70页 |
| 4.5 测试与分析 | 第70-73页 |
| 4.5.1 实验室环境测试 | 第71-72页 |
| 4.5.2 外场环境测试 | 第72-73页 |
| 4.6 本章小结 | 第73-75页 |
| 第5章 总结与展望 | 第75-77页 |
| 5.1 总结 | 第75-76页 |
| 5.2 展望 | 第76-77页 |
| 参考文献 | 第77-83页 |
| 作者简介及科研成果 | 第83-85页 |
| 致谢 | 第85页 |