摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 绪论 | 第11-15页 |
1.1 研究背景与意义 | 第11页 |
1.2 宽带信号处理技术的研究现状 | 第11-13页 |
1.3 本文主要研究内容及章节安排 | 第13-15页 |
第2章 宽带信号处理系统的关键技术 | 第15-32页 |
2.1 带通采样 | 第15-16页 |
2.2 数字信道化 | 第16-24页 |
2.2.1 数字信道化结构 | 第16-21页 |
2.2.2 信道判决 | 第21-23页 |
2.2.3 信道化仿真 | 第23-24页 |
2.3 测频方法 | 第24-28页 |
2.3.1 频域测频算法 | 第24-27页 |
2.3.2 时域测频算法 | 第27-28页 |
2.4 测向算法 | 第28-30页 |
2.4.1 基于信道化的噪声调频信号干涉仪测向 | 第28-30页 |
2.4.2 测向算法的仿真 | 第30页 |
2.5 本章小结 | 第30-32页 |
第3章 雷达信号脉内调制特征分析与识别 | 第32-45页 |
3.1 雷达信号脉内调制特征 | 第32-38页 |
3.1.1 调相信号特征 | 第32-33页 |
3.1.2 线性调频信号特征 | 第33-34页 |
3.1.3 非线性调频信号特征 | 第34-35页 |
3.1.4 V型调频信号特征 | 第35-36页 |
3.1.5 S型调频信号调制特征 | 第36-37页 |
3.1.6 FSK信号调制特征 | 第37-38页 |
3.2 雷达信号脉内调制特征识别 | 第38-43页 |
3.2.1 调相信号类型识别 | 第38-41页 |
3.2.2 调频信号的类型识别 | 第41-43页 |
3.3 雷达信号脉内调制类型识别概率 | 第43-44页 |
3.4 本章小结 | 第44-45页 |
第4章 宽带中频数字信道化处理系统设计 | 第45-66页 |
4.1 系统设计方案 | 第45页 |
4.2 系统硬件设计 | 第45-46页 |
4.3 主要器件选择 | 第46-49页 |
4.3.1 ADC芯片选择 | 第46-47页 |
4.3.2 FPGA芯片选择 | 第47-48页 |
4.3.3 时钟芯片选择 | 第48-49页 |
4.4 硬件原理图设计 | 第49-53页 |
4.4.1 电源模块设计 | 第49-51页 |
4.4.2 电源监控电路 | 第51页 |
4.4.3 ADC及其时钟电路设计 | 第51-52页 |
4.4.4 FPGA及外围电路设计 | 第52页 |
4.4.5 隔离缓冲电路 | 第52-53页 |
4.4.6 信号调理电路 | 第53页 |
4.5 系统软件设计 | 第53-57页 |
4.5.1 FPGA软件设计流程 | 第53-54页 |
4.5.2 信道化过程的FPGA实现 | 第54-55页 |
4.5.3 信号测频的FPGA实现 | 第55-56页 |
4.5.4 信号测向的FPGA实现 | 第56-57页 |
4.6 信号类型识别的FPGA实现 | 第57-64页 |
4.6.1 调相信号的识别过程 | 第58-61页 |
4.6.2 调频信号的识别过程 | 第61-64页 |
4.7 Quartus II调用Modelsim仿真 | 第64-65页 |
4.8 本章小结 | 第65-66页 |
第5章 系统性能测试 | 第66-73页 |
5.1 宽带中频数字信道化处理系统测试平台 | 第66页 |
5.2 ADC性能测试 | 第66-68页 |
5.3 测试结果 | 第68-72页 |
5.3.1 信号测频结果 | 第68-69页 |
5.3.2 PSK信号类型识别及参数测量 | 第69-70页 |
5.3.3 FM信号类型识别及参数测量 | 第70-71页 |
5.3.4 信号识别时间 | 第71-72页 |
5.4 本章小结 | 第72-73页 |
结论 | 第73-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第79-80页 |
致谢 | 第80页 |