摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
目录 | 第8-10页 |
第一章 绪论 | 第10-17页 |
1.1 研究背景及意义 | 第10页 |
1.2 信道估计理论及其发展 | 第10-12页 |
1.3 MIMO检测算法及其发展 | 第12-13页 |
1.4 TTA架构体系的介绍 | 第13-14页 |
1.5 课题研究的意义 | 第14-15页 |
1.6 研究内容和章节安排 | 第15-17页 |
第二章 TTA架构及TCE工具链 | 第17-31页 |
2.1 TTA架构的特点 | 第17-21页 |
2.1.1 硬件特性 | 第18-20页 |
2.1.2 软件特性 | 第20-21页 |
2.2 基于TTA架构的协同设计环境 | 第21-25页 |
2.2.1 处理器设计工具(ProDe) | 第23页 |
2.2.2 代码生成工具 | 第23-24页 |
2.2.3 协同设计工具 | 第24-25页 |
2.3 TTA处理器设计流程 | 第25-29页 |
2.4 本章小结 | 第29-31页 |
第三章 LTE符号级处理算法及其定点化 | 第31-45页 |
3.1 信道模型 | 第31-32页 |
3.2 LTE物理层 | 第32页 |
3.3 信道估计算法原理 | 第32-34页 |
3.3.1 LS算法 | 第32-33页 |
3.3.2 差值运算 | 第33-34页 |
3.4 MIMO检测算法原理 | 第34-40页 |
3.4.1 ML算法 | 第35-37页 |
3.4.2 FSD算法 | 第37-38页 |
3.4.3 FPFSD算法 | 第38-40页 |
3.5 仿真结果分析及定点优化 | 第40-44页 |
3.6 本章小结 | 第44-45页 |
第四章 针对TTA架构的信道估计和MIMO检测器的设计 | 第45-55页 |
4.1 引言 | 第45页 |
4.2 信道估计单元 | 第45页 |
4.3 QR单元设计 | 第45-46页 |
4.4 PED单元设计 | 第46页 |
4.5 可重配置的处理器设计 | 第46-49页 |
4.6 处理器架构设计 | 第49-54页 |
4.6.1 大颗粒度的功能单元的处理器架构 | 第49-51页 |
4.6.2 小颗粒度的功能单元的处理器架构 | 第51-53页 |
4.6.3 两种译码器结果比较 | 第53-54页 |
4.7 本章小结 | 第54-55页 |
第五章 总结和展望 | 第55-57页 |
5.1 本文工作总结 | 第55页 |
5.2 下一步研究方向 | 第55-57页 |
参考文献 | 第57-60页 |
致谢 | 第60-61页 |
攻读学位期间发表的学术论文 | 第61页 |