摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题来源及研究的目的和意义 | 第8页 |
1.2 国内外研究现状 | 第8-11页 |
1.2.1 国外发展概况 | 第9-10页 |
1.2.2 国内发展概况 | 第10-11页 |
1.2.3 研究现状分析 | 第11页 |
1.3 本文研究内容 | 第11-13页 |
第2章 级联数字滤波的原理及结构 | 第13-28页 |
2.1 Delta-Sigma ADC的基本结构及原理 | 第13-17页 |
2.1.1 调制器的过采样技术原理 | 第13-15页 |
2.1.2 调制器的噪声整形技术原理 | 第15-17页 |
2.2 滤波器整体结构的选取 | 第17-19页 |
2.3 CIC滤波的原理及结构 | 第19-21页 |
2.3.1 CIC滤波器的原理 | 第19-20页 |
2.3.2 CIC滤波器的结构 | 第20-21页 |
2.4 CIC补偿滤波器的原理及结构 | 第21-23页 |
2.4.1 CIC补偿滤波器的原理 | 第21-22页 |
2.4.2 CIC补偿滤波器的结构 | 第22-23页 |
2.5 半带滤波器的原理及结构 | 第23-27页 |
2.5.1 半带滤波器的原理 | 第23-24页 |
2.5.2 半带滤波器的结构 | 第24-27页 |
2.6 本章小结 | 第27-28页 |
第3章 级联数字滤波器的建模及实现 | 第28-44页 |
3.1 滤波器参数的确定 | 第28-31页 |
3.1.1 CIC滤波器参数确定 | 第28-29页 |
3.1.2 CIC补偿滤波器参数确定 | 第29-30页 |
3.1.3 半带滤波器参数确定 | 第30-31页 |
3.2 行为级建模及仿真 | 第31-36页 |
3.3 RTL代码的设计及仿真 | 第36-43页 |
3.3.1 CIC滤波器的字长扩展 | 第36页 |
3.3.2 CIC补偿滤波器及半带滤波器RLT代码的设计 | 第36-41页 |
3.3.3 时钟分频模块的设计 | 第41页 |
3.3.4 RTL代码仿真结果 | 第41-43页 |
3.4 本章小结 | 第43-44页 |
第4章 级联数字滤波器的物理实现 | 第44-54页 |
4.1 综合 | 第44-46页 |
4.2 自动布局布线 | 第46-48页 |
4.3 静态时序分析 | 第48-49页 |
4.4 数字滤波器的后仿真 | 第49-51页 |
4.5 Delta-Sigma ADC整体版图的整合 | 第51-53页 |
4.6 本章小结 | 第53-54页 |
结论 | 第54-55页 |
参考文献 | 第55-59页 |
攻读硕士学位期间发表的论文及其它成果 | 第59-61页 |
致谢 | 第61页 |