摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第8-12页 |
1.1 课题的研究背景与意义 | 第8-9页 |
1.2 国内外研究现状及动态 | 第9-10页 |
1.3 论文主要研究工作及组织结构 | 第10-12页 |
2 测速雷达数据处理技术研究 | 第12-26页 |
2.1 多普勒测速雷达工作原理 | 第12-14页 |
2.1.1 多普勒雷达基本结构 | 第12页 |
2.1.2 多普勒雷达测速原理 | 第12-14页 |
2.2 基于小波分析的测速雷达功率谱检测算法 | 第14-24页 |
2.2.1 小波去噪原理 | 第14页 |
2.2.2 典型小波去噪方法分析 | 第14-17页 |
2.2.3 基于改进小波阈值去噪的测速雷达功率谱检测算法 | 第17-21页 |
2.2.4 仿真结果及分析 | 第21-24页 |
2.3 最小二乘法拟合V-T关系原理 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
3 新一代外贸155测速雷达数据处理系统设计 | 第26-36页 |
3.1 新一代外贸155测速雷达数据处理系统应用背景及系统要求 | 第26页 |
3.2 新一代外贸155测速雷达数据处理系统实现方案 | 第26-29页 |
3.2.1 嵌入式微处理器的选择 | 第28-29页 |
3.2.2 FPGA芯片的选择 | 第29页 |
3.3 硬件电路设计 | 第29-35页 |
3.3.1 电源模块 | 第29-30页 |
3.3.2 EP3C25与i.MX6微处理器接口 | 第30-31页 |
3.3.3 FPGA配置电路 | 第31-32页 |
3.3.4 串口电路 | 第32页 |
3.3.5 以太网接口电路 | 第32-33页 |
3.3.6 CAN接口电路 | 第33页 |
3.3.7 VGA显示接口电路 | 第33-35页 |
3.4 本章小结 | 第35-36页 |
4 基于嵌入式Linux的ARM与FPGA的数据通信模块设计 | 第36-47页 |
4.1 数据通信总体方案 | 第36页 |
4.2 FPGA与ARM接口模块设计 | 第36-38页 |
4.2.1 ARM对FPGA的控制设计 | 第36-37页 |
4.2.2 FPGA数据存储模块设计 | 第37-38页 |
4.3 基于嵌入式Linux的数据传输驱动程序设计 | 第38-46页 |
4.3.1 嵌入式Linux系统的开发环境搭建 | 第38-41页 |
4.3.2 FPGA字符设备驱动程序设计 | 第41-42页 |
4.3.3 字符设备驱动结构 | 第42-43页 |
4.3.4 设备驱动中的中断处理 | 第43-45页 |
4.3.5 设备驱动中的DMA编程 | 第45-46页 |
4.4 本章小结 | 第46-47页 |
5 显控界面模块的设计与实现 | 第47-61页 |
5.1 QT开发环境搭建 | 第47-48页 |
5.1.1 Qt Embedded移植 | 第47-48页 |
5.1.2 Qt Creator开发环境搭建 | 第48页 |
5.2 显控界面模块总体方案 | 第48-49页 |
5.3 基本功能模块的设计与实现 | 第49-55页 |
5.3.1 信号处理系统控制模块 | 第49-51页 |
5.3.2 功率谱图绘制模块 | 第51-53页 |
5.3.3 V-T图绘制模块 | 第53-55页 |
5.4 通信功能模块的设计与实现 | 第55-60页 |
5.4.1 以太网通信 | 第55-57页 |
5.4.2 串口通信 | 第57-59页 |
5.4.3 CAN总线通信 | 第59-60页 |
5.5 本章小结 | 第60-61页 |
6 系统测试与结果分析 | 第61-69页 |
6.1 FPGA驱动程序测试 | 第61-62页 |
6.2 ARM与FPGA的数据传输测试 | 第62-63页 |
6.3 显控界面测试 | 第63-68页 |
6.3.1 显控界面基本功能测试 | 第63-65页 |
6.3.2 显控界面通信功能测试 | 第65-68页 |
6.4 本章小结 | 第68-69页 |
7 总结与展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-74页 |
攻读硕士学位期间学术成果获奖情况 | 第74页 |